1 |
1
복수의 스테이지 그룹을 포함하고,각각의 스테이지 그룹은해당 스테이지 그룹의 동작 여부를 결정하고 제1 게이트 신호를 출력하는 캐리프리형 스테이지(carry-free stage); 및상기 제1 게이트 신호를 수신하여 순차적으로 게이트 신호를 출력하는 복수의 캐리형 스테이지(carry stage)를 포함하되, 상기 캐리프리형 스테이지는상기 해당 스테이지 그룹의 외부로부터 수신된 선택 신호를 디코딩하여 상기 해당 스테이지 그룹의 동작 여부를 결정하는 디코더(decoder)를 포함하는,게이트 드라이버
|
2 |
2
삭제
|
3 |
3
제1 항에 있어서,상기 복수의 캐리형 스테이지는상기 제1 게이트 신호를 기초로 전단 스테이지의 게이트 신호를 이용하여 순차적으로 게이트 신호를 출력하는,게이트 드라이버
|
4 |
4
캐리프리형 스테이지가 해당 스테이지 그룹의 동작 여부를 결정하고 제1 게이트 신호를 출력하는 제1 단계; 및복수의 캐리형 스테이지가 상기 제1 게이트 신호를 수신하여 순차적으로 게이트 신호를 출력하는 제2 단계를 포함하되,상기 제1 단계에서,상기 캐리프리형 스테이지가 내부에 포함된 디코더를 이용하여 상기 해당 스테이지 그룹의 외부로부터 수신된 선택 신호를 디코딩함으로써 상기 해당 스테이지 그룹의 동작 여부를 결정하는,게이트 드라이버의 구동 방법
|
5 |
5
삭제
|
6 |
6
제4 항에 있어서,상기 제2 단계에서,상기 제1 게이트 신호를 기초로 전단 스테이지의 게이트 신호를 이용하여 순차적으로 게이트 신호를 출력하는,게이트 드라이버의 구동 방법
|
7 |
7
제1 항에 있어서,상기 선택 신호는 바이너리 웨이티드(binary weighted)된 복수의 신호를 포함하는,게이트 드라이버
|
8 |
8
제7 항에 있어서,상기 디코더는 서로 병렬 또는 직렬로 연결된 복수의 트랜지스터를 포함하고,상기 복수의 트랜지스터가 대응하는 상기 선택 신호에 의해서 모두 턴오프 또는 턴온된 경우에 상기 해당 스테이지 그룹이 동작하는,게이트 드라이버
|
9 |
9
제3 항에 있어서,상기 복수의 캐리형 스테이지는 전단 스테이지로부터 출력된 게이트 신호에 의해 프리차지되는,게이트 드라이버
|
10 |
10
제9 항에 있어서,상기 복수의 캐리형 스테이지는 전단 스테이지로부터 출력된 게이트 신호의 다음 클록 펄스에 의해 부스팅됨으로써 각각의 게이트 신호를 출력하는,게이트 드라이버
|
11 |
11
제4 항에 있어서,상기 선택 신호는 바이너리 웨이티드(binary weighted)된 복수의 신호를 포함하는,게이트 드라이버의 구동 방법
|
12 |
12
제11 항에 있어서,상기 디코더는 서로 병렬 또는 직렬로 연결된 복수의 트랜지스터를 포함하고,상기 복수의 트랜지스터가 대응하는 상기 선택 신호에 의해서 모두 턴오프 또는 턴온된 경우에 상기 해당 스테이지 그룹이 동작하는,게이트 드라이버의 구동 방법
|
13 |
13
제6 항에 있어서,상기 복수의 캐리형 스테이지는 전단 스테이지로부터 출력된 게이트 신호에 의해 프리차지되는,게이트 드라이버의 구동 방법
|
14 |
14
제13 항에 있어서,상기 복수의 캐리형 스테이지는 전단 스테이지로부터 출력된 게이트 신호의 다음 클록 펄스에 의해 부스팅됨으로써 각각의 게이트 신호를 출력하는,게이트 드라이버의 구동 방법
|