1 |
1
입력 신호 및 피드백 신호의 차이를 적분하는 루프 필터(loop filter);상기 루프 필터로부터 출력된 신호를 양자화하여 디지털 신호로 변환하는 양자화기;상기 양자화기로부터 출력된 디지털 신호를 FIR 필터링 처리하는 FIR 필터(Finite Impulse Response Filter); 및 상기 FIR 필터로부터 출력된 신호를 아날로그 신호로 변환하고, 상기 변환된 아날로그 신호를 피드백 신호로 출력하는 디지털-아날로그 변환기를 포함하되, 상기 루프 필터는,적어도 하나 이상의 Gm-C 적분기로 구현되고,상기 Gm-C 적분기는, 플러스 입력단자 및 마이너스 입력단자로 입력되는 입력전압의 차에 따라 플러스 출력단자 및 마이너스 출력단자를 통해 차동 출력전류를 생성하는 트랜스컨덕터; 및상기 차동 출력전류를 입력받아 전하를 충전하여 적분전압을 생성하는 제1 및 제2 커패시터를 포함하는 것을 특징으로 하는 연속 시간 델타-시그마 변조기
|
2 |
2
삭제
|
3 |
3
제1항에 있어서, 상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 상기 Gm-C 적분기의 저주파 잡음을 제거하는 초퍼(chopper) 회로를 더 포함하는 연속 시간 델타-시그마 변조기
|
4 |
4
제3항에 있어서, 상기 초퍼 회로는, 에일리어싱 에러 주파수 성분을 상기 FIR 필터의 노치(notch) 주파수로 설정하는 것을 특징으로 하는 연속 시간 델타-시그마 변조기
|
5 |
5
제1 항에 있어서,상기 변조기 입력 신호와 상기 피드백 신호의 차를 합산하여 상기 루프 필터로 출력하는 가산기를 더 포함하는 연속 시간 델타-시그마 변조기
|
6 |
6
2개의 차동 입력단(Vinp, Vinn)으로 입력되는 입력전압의 차를 전류로 변환하여 출력하는 트랜스컨덕터(Gm);상기 트랜스컨덕터에서 출력되는 전류에 의해 전하를 축적하는 제1 및 제2 커패시터(C); 및상기 트랜스컨덕터의 전단 또는 후단에 위치하며, 저주파 잡음을 제거하는 초퍼(chopper) 회로를 포함하는 루프 회로
|