1 |
1
복수의 다른 마스터 인버터와 전기적으로 연결된 제1 마스터 인버터를 포함하는 마스터; 및상기 마스터와 전기적으로 연결되고, 상기 마스터로부터 신호를 수신하는 슬레이브;를 포함하되,상기 제1 마스터 인버터는,제1 마스터 인버터 p모스펫; 및상기 제1 마스터 인버터 p모스펫에 직렬로 연결되고, 상호 병렬로 연결된 적어도 둘의 제1 마스터 인버터 n모스펫;을 포함하는 플립-플롭 회로
|
2 |
2
제1항에 있어서,상기 복수의 다른 마스터 인버터는, 상기 제1 마스터 인버터와 연결된 제2 마스터 인버터;를 더 포함하되,상기 제2 마스터 인버터는,제1 스위치;상기 제1 스위치와 직렬로 연결된 제2 마스터 인버터 p모스펫; 및상기 p모스펫에 직렬로 연결되고, 상호 병렬로 연결된 적어도 둘의 제2 마스터 인버터 n모스펫; 및상기 적어도 둘의 n모스펫과 직렬로 연결되는 제2 스위치;를 포함하는 플립-플롭 회로
|
3 |
3
제2항에 있어서,상기 제2 마스터 인버터 p모스펫은,상기 제1 마스터 인버터에 전기적으로 연결된 게이트;를 포함하고,상기 제2 마스터 인버터 p모스펫은, 상기 제1 마스터 인버터로부터 상기 게이트에 인가되는 전기적 신호에 대응하여 동작하는 플립-플롭 회로
|
4 |
4
제2항에 있어서,상기 적어도 둘의 제1 마스터 인버터 n모스펫 중 적어도 하나의 제1 마스터 인버터 n모스펫은,상기 제2 마스터 인버터에 전기적으로 연결된 게이트;를 포함하고,상기 적어도 하나의 제1 마스터 인버터 n모스펫은, 상기 제2 마스터 인버터로부터 상기 게이트에 인가되는 전기적 신호에 대응하여 동작하는 플립-플롭 회로
|
5 |
5
제2항에 있어서,상기 복수의 다른 마스터 인버터는,상기 제2 마스터 인버터와 연결된 제3 마스터 인버터;상기 제1 마스터 인버터 및 상기 제3 마스터 인버터와 연결된 제4 마스터 인버터;상기 제2 마스터 인버터 및 상기 제4 마스터 인버터와 연결된 제5 마스터 인버터; 및상기 제1 마스터 인버터, 상기 제3 마스터 인버터 및 상기 제5 마스터 인버터와 연결된 제6 마스터 인버터;를 더 포함하는 플립-플롭 회로
|
6 |
6
제5항에 있어서,상기 제1 마스터 인버터 p모스펫은, 게이트가 상기 제6 마스터 인버터와 전기적으로 연결되고, 상기 적어도 둘의 제1 마스터 인버터 n모스펫 중 적어도 하나의 제1 마스터 인버터 n모스펫은, 상기 제4 마스터 인버터와 전기적으로 연결되는 플립-플롭 회로
|
7 |
7
제5항에 있어서,상기 적어도 둘의 제2 마스터 인버터 n모스펫 중 일부는, 상기 제3 마스터 인버터와 연결되고,상기 적어도 둘의 제2 마스터 인버터 n모스펫 중 다른 일부는, 상기 제5 마스터 인버터와 연결되는 플립-플롭 회로
|
8 |
8
제5항에 있어서,상기 제1 마스터 인버터는,상기 제2 마스터 인버터, 상기 제4 마스터 인버터 및 상기 제6 마스터 인버터 중 적어도 하나와 연결되고, 상기 제1 마스터 인버터 p모스펫 및 상기 적어도 둘의 제1 마스터 인버터 n모스펫 중 적어도 하나 사이에 형성되는 적어도 하나의 분기를 더 포함하는 플립-플롭 회로
|
9 |
9
제5항에 있어서,상기 제2 마스터 인버터는,상기 제1 마스터 인버터, 상기 제3 마스터 인버터 및 상기 제5 마스터 인버터 중 적어도 하나와 연결되고, 상기 제2 마스터 인버터 p모스펫 및 상기 적어도 둘의 제2 마스터 인버터 n모스펫 중 적어도 하나 사이에 형성되는 적어도 하나의 분기를 더 포함하는 플립-플롭 회로
|
10 |
10
제5항에 있어서,입력 신호를 제공하는 입력부; 및상기 입력 신호를 수신하고 상기 입력 신호를 기반으로 상기 제1 마스터 인버터 내지 상기 제6 마스터 인버터 각각에 대한 출력 신호를 생성하는 제1 연결부;를 더 포함하는 플립-플롭 회로
|
11 |
11
제10항에 있어서,상기 제1 연결부는, 상기 제1 마스터 인버터, 상기 제3 마스터 인버터 및 상기 제5 마스터 인버터에는, 상기 제2 마스터 인버터, 상기 제4 마스터 인버터 및 상기 제6 마스터 인버터에 입력되는 신호와 상이한 신호를 입력하는 플립-플롭 회로
|
12 |
12
제5항에 있어서,상기 마스터에서 출력되는 신호를 변환한 후 상기 슬레이브로 전달하는 제2 연결부;를 더 포함하는 플립-플롭 회로
|
13 |
13
제12항에 있어서,상기 제2 연결부는, 상기 제1 마스터 인버터, 상기 제3 마스터 인버터 및 상기 제5 마스터 인버터가 출력된 신호를 수신하는 플립-플롭 회로
|
14 |
14
제2항에 있어서,클릭 신호를 입력 받고, 상기 클릭 신호를 반전하여 반전된 클릭 신호를 생성하는 제1 인버터;를 더 포함하는 플립-플롭 회로
|
15 |
15
제14항에 있어서,상기 제1 스위치에는 상기 반전된 클릭 신호가 인가되고, 상기 제2 스위치에는 상기 클릭 신호가 인가되는 플립-플롭 회로
|
16 |
16
제1항에 있어서,상기 슬레이브는, 상호 전기적으로 연결된 복수의 슬레이브 인버터;를 포함하는 플립-플롭 회로
|
17 |
17
상호 전기적으로 연결된 복수의 다른 마스터 인버터를 포함하는 마스터; 및상기 마스터와 전기적으로 연결되고, 상기 마스터로부터 신호를 수신하는 슬레이브;를 포함하되,상기 복수의 마스터 인버터는,제1 마스터 인버터;상기 제1 마스터 인버터와 연결된 제2 마스터 인버터;상기 제2 마스터 인버터와 연결된 제3 마스터 인버터;상기 제1 마스터 인버터 및 상기 제3 마스터 인버터와 연결된 제4 마스터 인버터;상기 제2 마스터 인버터 및 상기 제4 마스터 인버터와 연결된 제5 마스터 인버터; 및상기 제1 마스터 인버터, 상기 제3 마스터 인버터 및 상기 제5 마스터 인버터와 연결된 제6 마스터 인버터;를 더 포함하는 플립-플롭 회로
|
18 |
18
마스터;상기 마스터와 전기적으로 연결된 연결부; 및복수의 다른 마스터 인버터와 전기적으로 연결되고, 상기 연결부에서 출력되는 신호 중 적어도 하나를 수신하는 제1 슬레이브 인버터를 포함하되,상기 제1 슬레이브 인버터는,p모스펫; 및상기 p모스펫에 직렬로 연결되고, 상호 병렬로 연결된 적어도 둘의 n모스펫;을 포함하는 플립-플롭 회로
|
19 |
19
복수의 다른 마스터 인버터와 전기적으로 연결된 제1 마스터 인버터를 포함하는 마스터; 및상기 마스터와 전기적으로 연결되고, 상기 마스터로부터 신호를 수신하는 슬레이브;를 포함하되,상기 제1 마스터 인버터는,제1 마스터 인버터 p모스펫; 및상기 제1 마스터 인버터 p모스펫에 직렬로 연결되고, 상호 병렬로 연결된 적어도 둘의 제1 마스터 인버터 n모스펫;을 포함하는 반도체 장치
|
20 |
20
복수의 다른 마스터 인버터와 전기적으로 연결된 제1 마스터 인버터를 포함하는 마스터; 및상기 마스터와 전기적으로 연결되고, 상기 마스터로부터 신호를 수신하는 슬레이브;를 포함하되,상기 제1 마스터 인버터는,제1 마스터 인버터 p모스펫; 및상기 제1 마스터 인버터 p모스펫에 직렬로 연결되고, 상호 병렬로 연결된 적어도 둘의 제1 마스터 인버터 n모스펫;을 포함하는 전자 장치
|