맞춤기술찾기

이전대상기술

외부 간섭에 견고한 디지털 로직 회로 및 이를 포함하는 장치

  • 기술번호 : KST2020005862
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 외부 간섭에 견고한 디지털 로직 회로는, 1 또는 0의 결과를 출력하는 논리 회로와 출력단 사이에 서로 대응되게 형성되는 제1 보호회로 및 제2 보호회로를 포함하고, 상기 제1 보호회로는, 상기 논리 회로의 출력 노드에 1의 결과가 세팅된 후에 상기 제1 보호회로가 작동하게 하는 제1 딜레이, 상기 논리 회로에서 출력되는 1의 결과가 외부 간섭으로 인해 바뀌는 경우를 감지하고 1의 결과를 유지하기 위해 온(on)되는 제1 스위치 및 상기 제1 스위치를 온/오프(on/off)하기 위해 전압을 제공하는 제1 전압제한회로를 포함하고, 상기 제2 보호회로는, 상기 논리 회로의 출력 노드에 0의 결과가 세팅된 후에 상기 제2 보호회로가 작동하게 하는 제2 딜레이, 상기 논리 회로에서 출력되는 0의 결과가 외부 간섭으로 인해 바뀌는 경우를 감지하고 0의 결과를 유지하기 위해 온(on)되는 제2 스위치 및 상기 제2 스위치를 온/오프(on/off)하기 위해 전압을 제공하는 제2 전압제한회로를 포함한다. 이에 따라, 외부 간섭에는 견고하여, 정확하고 안정성 있는 회로 설계 기술을 제공할 수 있다.
Int. CL H03K 19/003 (2006.01.01) H03K 3/03 (2006.01.01)
CPC H03K 19/00361(2013.01) H03K 19/00361(2013.01)
출원번호/일자 1020190152648 (2019.11.25)
출원인 고려대학교 산학협력단
등록번호/일자 10-2116486-0000 (2020.05.22)
공개번호/일자
공고번호/일자 (20200528) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 보정승인간주
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2019.11.25)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이형민 서울특별시 성북구
2 엄민성 서울특별시 노원구
3 노덕훈 서울특별시 성북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 윤귀상 대한민국 서울특별시 금천구 디지털로*길 ** ***호 (가산동, 한신IT타워*차)(디앤특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2019.11.25 수리 (Accepted) 1-1-2019-1213268-41
2 [우선심사신청]심사청구(우선심사신청)서
[Request for Preferential Examination] Request for Examination (Request for Preferential Examination)
2019.11.26 수리 (Accepted) 1-1-2019-1218037-73
3 [우선심사신청]선행기술조사의뢰서
[Request for Preferential Examination] Request for Prior Art Search
2019.11.28 수리 (Accepted) 9-1-9999-9999999-89
4 [우선심사신청]선행기술조사보고서
[Request for Preferential Examination] Report of Prior Art Search
2019.12.09 수리 (Accepted) 9-1-2019-0055221-74
5 의견제출통지서
Notification of reason for refusal
2019.12.18 발송처리완료 (Completion of Transmission) 9-5-2019-0918128-72
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2020.02.18 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2020-0173078-35
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2020.02.18 수리 (Accepted) 1-1-2020-0173077-90
8 거절결정서
Decision to Refuse a Patent
2020.03.11 발송처리완료 (Completion of Transmission) 9-5-2020-0186617-96
9 [거절이유 등 통지에 따른 의견]의견서·답변서·소명서
2020.04.09 수리 (Accepted) 1-1-2020-0370735-45
10 [명세서등 보정]보정서(재심사)
Amendment to Description, etc(Reexamination)
2020.04.09 보정승인 (Acceptance of amendment) 1-1-2020-0370736-91
11 등록결정서
Decision to Grant Registration
2020.04.29 발송처리완료 (Completion of Transmission) 9-5-2020-0302272-26
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
삭제
3 3
삭제
4 4
삭제
5 5
삭제
6 6
디지털 결과를 출력하는 하나 이상의 논리 소자;상기 논리 소자의 출력 노드에 결과가 세팅된 후에 작동하게 하는 딜레이, 상기 논리 소자에서 출력되는 결과가 외부 간섭으로 인해 바뀌는 경우를 감지하고 결과를 유지하기 위해 온(on)되는 스위치 및 상기 스위치를 온/오프(on/off)하기 위해 전압을 제공하는 전압제한회로를 각각 포함하는 한 쌍(pair)의 보호 회로; 및상기 보호 회로와 출력단 사이에 형성되는 하나 이상의 버퍼;를 포함하며,상기 한 쌍(pair)의 보호 회로는, 각 논리 소자의 출력 노드 마다 서로 대응되게 형성되고, 어느 하나의 논리 소자의 출력 노드에 SEE(Single Event Effect)가 들어오면 작동되는 제1 보호회로 및 제2 보호회로를 포함하고,상기 제1 보호회로는, 상기 논리 소자의 출력 노드에 1의 결과가 세팅된 후에 상기 제1 보호회로가 작동하게 하는 제1 딜레이, 상기 논리 소자에서 출력되는 1의 결과가 외부 간섭으로 인해 바뀌는 경우를 감지하고 1의 결과를 유지하기 위해 온(on)되는 제1 스위치 및 상기 제1 스위치를 온/오프(on/off)하기 위해 전압을 제공하는 제1 전압제한회로를 포함하고,상기 제2 보호회로는,상기 논리 소자의 출력 노드에 0의 결과가 세팅된 후에 상기 제2 보호회로가 작동하게 하는 제2 딜레이, 상기 논리 소자에서 출력되는 0의 결과가 외부 간섭으로 인해 바뀌는 경우를 감지하고 0의 결과를 유지하기 위해 온(on)되는 제2 스위치 및 상기 제2 스위치를 온/오프(on/off)하기 위해 전압을 제공하는 제2 전압제한회로를 포함하며, 상기 제1 딜레이 및 상기 제2 딜레이는 각각 저항 소자 또는 MOSFET 소자로 구성되고, 상기 제1 스위치 및 상기 제2 스위치는 각각 MOSFET 소자로 구성되되, 상기 제1 스위치 및 상기 제2 스위치의 기생 캐패시터와 상기 제1 딜레이 및 상기 제2 딜레이의 저항 소자가 RC 딜레이를 형성하며,상기 제1 전압제한회로 및 상기 제2 전압제한회로는 각각 다이오드 연결 트랜지스터(Diode-Connected Transistor)로 구성되는, 외부 간섭에 견고한 디지털 로직 회로를 포함하는 장치
7 7
삭제
8 8
제6항에 있어서, 상기 딜레이 및 상기 스위치는 각각 복수개로 형성되는, 외부 간섭에 견고한 디지털 로직 회로를 포함하는 장치
9 9
제6항에 있어서, 상기 전압제한회로는 MOSFET 소자인, 외부 간섭에 견고한 디지털 로직 회로를 포함하는 장치
10 10
제6항에 있어서, 상기 한 쌍의 보호회로 중 하나가 동작하는 경우, 다른 하나는 동작하지 않는, 외부 간섭에 견고한 디지털 로직 회로를 포함하는 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 고려대학교 핵융합기초연구(R&D) 내방사선 전반부 측정회로 설계 및 실시간 적응형 회로보상 기술 개발