맞춤기술찾기

이전대상기술

래치 및 이를 구비하는 플립플롭

  • 기술번호 : KST2015131009
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 래치와 상기 래치를 구비하는 플립플롭이 개시된다. 그 래치는 소정의 펄스신호의 논리값(high 또는low)에 따라 입력신호를 전달하거나 차단시키는 신호전달부, 신호전달부에서 신호전달이 차단되어 있는 동안에 상기 신호전달부의 출력단을 프리차지(precharge)시키는 프리차지부, 신호전달부에서 신호전달이 되는 경우, 상기 입력신호를 출력단으로 전달하고 신호전달부에서 신호전달이 차단되는 경우에는 이전 신호를 그대로 유지하는 래치부를 구비함을 특징으로 한다.본 발명에 의하면, 단순한 구조를 가지며 적은 전력을 소비하고, 적은 입력-출력 지연시간을 갖는 장점이 있다. 또한 입력신호를 전달하는 NMOS트랜지스터의 출력단을 프리차지시켜 낮은 전원전압 하에서도 NMOS트랜지스터의 구동능력이 떨어지는 것을 막아준다.
Int. CL H03K 3/037 (2006.01)
CPC H03K 3/0375(2013.01) H03K 3/0375(2013.01) H03K 3/0375(2013.01)
출원번호/일자 1020050056961 (2005.06.29)
출원인 고려대학교 산학협력단
등록번호/일자 10-0611309-0000 (2006.08.03)
공개번호/일자
공고번호/일자 (20060810) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2005.06.29)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김철우 대한민국 서울 노원구
2 곽영호 대한민국 서울 마포구
3 김무영 대한민국 전라남도 광주광역시 북구
4 정인화 대한민국 서울 성북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 현종철 대한민국 서울특별시 중구 다산로 **, *층 특허법인충현 (신당동, 두지빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2005.06.29 수리 (Accepted) 1-1-2005-0350134-49
2 대리인해임신고서
Report on Dismissal of Agent
2006.03.14 수리 (Accepted) 1-1-2006-0177153-82
3 선행기술조사의뢰서
Request for Prior Art Search
2006.06.14 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2006.07.12 수리 (Accepted) 9-1-2006-0047733-46
5 등록결정서
Decision to grant
2006.07.24 발송처리완료 (Completion of Transmission) 9-5-2006-0418135-48
6 대리인해임신고서
Report on Dismissal of Agent
2006.08.03 수리 (Accepted) 1-1-2006-0558546-03
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2007.03.22 수리 (Accepted) 4-1-2007-5043540-16
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.05 수리 (Accepted) 4-1-2008-5034712-96
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.06.09 수리 (Accepted) 4-1-2009-5111177-32
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.08.12 수리 (Accepted) 4-1-2010-5149278-93
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018243-16
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.04.22 수리 (Accepted) 4-1-2014-5049934-62
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.10 수리 (Accepted) 4-1-2019-5210941-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
소정의 펄스신호의 논리값(high 또는low)에 따라 입력신호를 전달하거나 차단시키는 신호전달부;상기 신호전달부에서 신호전달이 차단되어 있는 동안에 상기 신호전달부의 출력단을 프리차지(precharge)시키는 프리차지부;상기 신호전달부에서 신호전달이 되는 경우, 상기 입력신호를 출력단으로 전달하고, 상기 신호전달부에서 신호전달이 차단되는 경우에는 이전 신호를 그대로 유지하는 래치부를 구비하는 것을 특징으로 하는 프리차지드 싱글-엔디드 펄스드 래치
2 2
제1항에 있어서, 상기 신호전달부는입력단과 제1노드사이에 접속되고, 펄스를 수신하는 게이트를 구비하는 제1NMOS 트랜지스터이고,상기 프리차지부는전원전압과 상기 제1노드사이에 접속되고, 상기 펄스를 수신하는 게이트를 구비하는 제1PMOS트랜지스터인 것을 특징으로 하는 프리차지드 싱글-엔디드 펄스드 래치
3 3
제2항에 있어서, 상기 래치부는전원전압과 제2노드 사이에 접속되고, 상기 제1노드와 연결되는 게이트를 구비하는 제2PMOS트랜지스터;상기 제2노드와 연결되는 드레인과 상기 펄스를 수신하는 게이트를 구비하는 제2NMOS트랜지스터;상기 제2NMOS트랜지스터의 소스와 접지 사이에 연결되고, 상기 제1노드와 연결되는 게이트를 구비하는 제3MOS트랜지스터; 상기 제2노드의 신호를 반전시키는 제1인버터; 및 상기 제1인버터 출력단과 상기 제2노드 사이에 연결되고, 상기 제1인버터의 출력신호를 반전시키는 제2인버터를 구비하는 것을 특징으로 하는 프리차지드 싱글-엔디드 펄스드 래치
4 4
플립플롭에 있어서,클럭신호를 수신하고 적어도 하나의 펄스를 발생하는 펄스 발생기;상기 펄스의 상태에 기초하여 입력단으로 입력되는 입력신호를 출력단으로 전송하거나 래치하는 프리차지드 싱글-엔디드 펄스드 래치를 구비하며,상기 프리차지드 싱글-엔디드 펄스드 래치는 소정의 펄스신호의 논리값(high 또는low)에 따라 입력신호를 전달하거나 차단시키는 신호전달부;상기 신호전달부에서 신호전달이 차단되어 있는 동안에 상기 신호전달부의 출력단을 프리차지(precharge)시키는 프리차지부;상기 신호전달부에서 신호전달이 되는 경우, 상기 입력신호를 출력단으로 전달하고, 상기 신호전달부에서 신호전달이 차단되는 경우에는 이전 신호를 그대로 유지하는 래치부를 구비하는 것을 특징으로 하는 플립플롭
5 5
제4항에 있어서, 상기 신호전달부는입력단과 제1노드사이에 접속되고, 펄스를 수신하는 게이트를 구비하는 제1NMOS 트랜지스터이고,상기 프리차지부는전원전압과 상기 제1노드사이에 접속되고, 상기 펄스를 수신하는 게이트를 구비하는 제1PMOS트랜지스터인 것을 특징으로 하는 플립플롭
6 6
제5항에 있어서, 상기 래치부는전원전압과 제2노드 사이에 접속되고, 상기 제1노드와 연결되는 게이트를 구비하는 제2PMOS트랜지스터;상기 제2노드와 연결되는 드레인과 상기 펄스를 수신하는 게이트를 구비하는 제2NMOS트랜지스터;상기 제2NMOS트랜지스터의 소스와 접지 사이에 연결되고, 상기 제1노드와 연결되는 게이트를 구비하는 제3MOS트랜지스터; 상기 제2노드의 신호를 반전시키는 제1인버터; 및 상기 제1인버터 출력단과 상기 제2노드 사이에 연결되고, 상기 제1인버터의 출력신호를 반전시키는 제2인버터를 구비하는 것을 특징으로 하는 플립플롭
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.