1 |
1
입력 신호를 수신 및 증폭하는 증폭부;상기 입력 신호를 서로 상이한 두 개의 문턱값으로 버퍼링한 후, 두 개의 버퍼링 결과가 기 설정 시간 이상 동일하면 듀티 구간 발생을 확인 및 통보하고, 그렇지 않으면 듀티 아웃 구간 발생을 확인 및 통보하는 듀티 사이클 복원부; 및 듀티 아웃 구간 발생이 확인될 때에만 동작 활성화되어, 상기 입력 신호를 수신 및 처리하는 신호 처리부를 포함하는 저전력 수신 장치
|
2 |
2
제1항에 있어서, 상기 듀티 사이클 복원부는 상기 입력 신호를 제1 문턱값에 따라 버퍼링하여 출력하는 제1 버퍼;상기 입력 신호를 상기 제1 문턱값 보다 큰 제2 문턱값에 따라 버퍼링하여 출력하는 제2 버퍼;상기 제1 및 제2 버퍼의 출력이 동일하면 제1값을 출력하고, 그렇지 않으면 제2값을 출력하는 믹서; 및 상기 믹서가 제1값을 기 설정 시간 이상 연속 출력하면, 듀티 구간 발생을 기 저장된 듀티 구간 유지 시간 동안 통보하고, 그렇지 않으면 듀티 아웃 구간 발생을 통보하는 듀티 발생부를 포함하는 것을 특징으로 하는 저전력 수신 장치
|
3 |
3
제2항에 있어서, 상기 듀티 발생부는기 저장된 신호 수신 주기에 기반하여 상기 증폭부를 사전 활성화시키는 기능을 더 포함하는 것을 특징으로 하는 저전력 수신 장치
|
4 |
4
제3항에 있어서, 상기 듀티 발생부는 상기 믹서로부터 제2값이 n(n은 자연수)회 연속 입력되면, 오버플로우 신호를 생성 및 출력하는 SBC(Small Bit Counter); 및기 저장된 신호 수신 주기에 기반하여 상기 증폭부를 사전 활성화시키며, 클럭 신호가 m(m은 자연수)회 카운팅되면 듀티 구간(on-duty) 발생을 기 저장된 듀티 구간 유지 시간 동안 통보하되, 상기 오버플로우 신호가 입력될 때마다 카운팅 결과와 상기 SBC를 동시 리셋시키는 LBC(Long Bit Counter)를 포함하는 것을 특징으로 하는 저전력 수신 장치
|
5 |
5
제2항에 있어서, 상기 믹서는 XOR 게이트, AND 게이트, 길버트 셀 중 어느 하나를 통해 구현되는 것을 특징으로 하는 저전력 수신 장치
|
6 |
6
입력 신호를 제1 문턱값에 따라 버퍼링하여 출력하는 제1 버퍼;상기 입력 신호를 상기 제1 문턱값 보다 큰 제2 문턱값에 따라 버퍼링하여 출력하는 제2 버퍼;상기 제1 및 제2 버퍼의 출력이 동일하면 제1값을 출력하고, 그렇지 않으면 제2값을 출력하는 믹서; 및 상기 믹서가 제1값을 기 설정 시간 이상 연속 출력하면, 듀티 구간 발생을 기 저장된 듀티 구간 유지 시간 동안 통보하고, 그렇지 않으면 듀티 아웃 구간 발생을 통보하는 듀티 발생부를 포함하는 저전력 수신 장치
|
7 |
7
제6항에 있어서, 상기 듀티 발생부는 기 저장된 신호 수신 주기에 기반하여 상기 입력 신호를 수신 및 증폭하는 증폭부를 사전 활성화시키는 기능을 더 포함하는 것을 특징으로 하는 저전력 수신 장치
|