1 |
1
행들 및 열들로 배열된 픽셀들;제1 도전 라인들 및 제2 도전 라인들을 통해 상기 픽셀들의 행들에 연결되는 게이트 드라이버; 그리고제3 도전 라인들을 통해 상기 픽셀들의 열들에 연결되는 데이터 드라이버를 포함하고,상기 픽셀들의 상기 행들 중 하나의 행이 선택되는 것에 응답하여, 상기 게이트 드라이버는 상기 제1 도전 라인들 중 상기 선택된 행에 연결된 선택된 제1 도전 라인의 전압을 제1 전압으로부터 제2 전압으로 조절하고, 그리고 상기 데이터 드라이버는 상기 제3 도전 라인들에 데이터 라인 전압들을 인가하고,상기 데이터 라인 전압들이 상기 선택된 행의 픽셀들에 입력되는 것에 응답하여, 상기 게이트 드라이버는 상기 선택된 제1 도전 라인의 전압을 상기 제2 전압으로부터 상기 제1 전압으로 조절하고, 그리고 상기 제2 도전 라인들 중 상기 선택된 행에 연결된 선택된 제2 도전 라인의 전압을 상기 제1 전압으로부터 제3 전압으로 조절하고,상기 선택된 행의 픽셀들은 상기 제3 전압에 응답하여 발광하도록 구성되는 디스플레이 장치
|
2 |
2
제1항에 있어서,상기 제3 전압은 상기 제1 전압의 레벨과 상기 제2 전압의 레벨 사이의 레벨을 갖는 디스플레이 장치
|
3 |
3
제1항에 있어서,상기 픽셀들의 각각은:상기 제1 도전 라인들 중 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 도전 라인들 중 대응하는 제3 도전 라인에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제1 트랜지스터;상기 제2 도전 라인들 중 대응하는 제2 도전 라인에 연결되는 게이트, 전원 전압이 공급되는 전원 노드에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제2 트랜지스터;상기 제1 트랜지스터의 상기 제2 터미널에 연결되는 게이트, 상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제3 트랜지스터;상기 제3 트랜지스터의 상기 제2 터미널과 접지 전압이 공급되는 접지 노드의 사이에 연결되는 발광 다이오드; 그리고상기 제1 트랜지스터의 상기 제2 터미널과 상기 전원 노드의 사이에 연결되는 커패시터를 포함하는 디스플레이 장치
|
4 |
4
제3항에 있어서,상기 제1 트랜지스터 및 상기 제2 트랜지스터는 상보적으로 턴-온 및 턴-오프 되는 디스플레이 장치
|
5 |
5
제3항에 있어서,상기 발광 다이오드의 밝기는 상기 제3 트랜지스터의 게이트의 전압 및 상기 대응하는 제2 도전 라인의 전압에 의해 제어되는 디스플레이 장치
|
6 |
6
제3항에 있어서,상기 대응하는 제2 도전 라인의 전압이 증가할수록, 상기 발광 다이오드를 통해 흐르는 전류량의 범위에 대한 상기 제3 트랜지스터의 게이트의 전압의 범위가 증가하는 디스플레이 장치
|
7 |
7
제1항에 있어서,상기 픽셀들의 각각은:상기 제1 도전 라인들 중 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 도전 라인들 중 대응하는 제3 도전 라인에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제1 트랜지스터;상기 제2 도전 라인들 중 대응하는 제2 도전 라인에 연결되는 게이트, 전원 전압이 공급되는 전원 노드에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제2 트랜지스터;상기 제1 트랜지스터의 상기 제2 터미널에 연결되는 게이트, 상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제3 트랜지스터;상기 제3 트랜지스터의 상기 제2 터미널과 접지 전압이 공급되는 접지 노드의 사이에 연결되는 발광 다이오드; 그리고상기 제1 트랜지스터의 상기 제2 터미널과 상기 제2 트랜지스터의 상기 제1 터미널의 사이에 연결되는 커패시터를 포함하는 디스플레이 장치
|
8 |
8
제7항에 있어서,상기 픽셀들의 상기 행들 중 하나의 행이 선택되는 것에 응답하여, 상기 게이트 드라이버는 상기 대응하는 제2 도전 라인의 전압을 상기 제3 전압으로 유지하면서 상기 대응하는 제1 도전 라인의 전압을 상기 제1 전압으로부터 상기 제2 전압으로 조절하고, 그리고 상기 데이터 드라이버는 상기 제3 도전 라인들에 초기화 전압들을 인가하는 디스플레이 장치
|
9 |
9
제8항에 있어서,상기 초기화 전압들이 상기 선택된 행의 픽셀들에 입력되는 것에 응답하여, 상기 게이트 드라이버는 상기 대응하는 제2 도전 라인의 전압을 상기 제3 전압으로부터 상기 제1 전압으로 조절하는 디스플레이 장치
|
10 |
10
제9항에 있어서,상기 대응하는 제2 도전 라인의 전압이 상기 제3 전압으로부터 상기 제1 전압으로 조절되는 것에 응답하여, 상기 커패시터에 상기 제2 트랜지스터의 문턱 전압에 해당하는 전압이 충전되는 디스플레이 장치
|
11 |
11
제9항에 있어서,상기 대응하는 제2 도전 라인의 전압이 상기 제3 전압으로부터 상기 제1 전압으로 조절되는 것에 응답하여, 상기 데이터 드라이버는 상기 제3 도전 라인들에 상기 데이터 라인 전압들을 인가하는 디스플레이 장치
|
12 |
12
제1항에 있어서,상기 픽셀들의 각각은:상기 제1 도전 라인들 중 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 도전 라인들 중 대응하는 제3 도전 라인에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제1 트랜지스터;상기 제2 도전 라인들 중 대응하는 제2 도전 라인에 연결되는 게이트, 전원 전압이 공급되는 전원 노드에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제2 트랜지스터;게이트, 상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제3 트랜지스터;상기 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 트랜지스터의 상기 게이트에 연결되는 제1 터미널, 그리고 상기 제3 트랜지스터의 상기 제2 터미널에 연결되는 제2 터미널을 포함하는 제4 트랜지스터;상기 제3 트랜지스터의 상기 제2 터미널과 접지 전압이 공급되는 접지 노드의 사이에 연결되는 발광 다이오드; 그리고상기 제3 트랜지스터의 상기 게이트와 상기 전원 노드의 사이에 연결되는 커패시터를 포함하는 디스플레이 장치
|
13 |
13
제12항에 있어서,상기 대응하는 제1 도전 라인의 전압이 상기 제1 전압으로부터 상기 제2 전압으로 조절되는 것에 응답하여, 상기 제3 트랜지스터의 문턱 전압에 해당하는 전압이 상기 커패시터에 충전되는 디스플레이 장치
|
14 |
14
제1항에 있어서,상기 픽셀들의 각각은:상기 제1 도전 라인들 중 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 도전 라인들 중 대응하는 제3 도전 라인에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제1 트랜지스터;게이트, 상기 제1 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제2 트랜지스터;상기 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제2 트랜지스터의 상기 게이트에 연결되는 제1 터미널, 그리고 상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 제2 터미널을 포함하는 제3 트랜지스터;상기 선택된 행과 인접한 행의 제1 도전 라인에 연결되는 게이트, 초기화 전압이 전달되는 제1 터미널, 그리고 상기 제2 트랜지스터의 상기 게이트에 연결되는 제2 터미널을 포함하는 제4 트랜지스터;상기 제2 도전 라인들 중 대응하는 제2 도전 라인에 연결되는 게이트, 전원 전압이 공급되는 전원 노드에 연결되는 제1 터미널, 그리고 상기 제1 트랜지스터의 상기 제2 터미널에 연결되는 제2 터미널을 포함하는 제5 트랜지스터;상기 대응하는 제2 도전 라인에 연결되는 게이트, 상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제6 트랜지스터;상기 인접한 행의 상기 제1 도전 라인에 연결되는 게이트, 초기화 전압이 전달되는 제1 터미널, 그리고 상기 제6 트랜지스터의 상기 제2 터미널에 연결되는 제2 터미널을 포함하는 제7 트랜지스터;상기 제6 트랜지스터의 상기 제2 터미널과 접지 전압이 공급되는 접지 노드의 사이에 연결되는 발광 다이오드; 그리고상기 제2 트랜지스터의 상기 게이트와 상기 전원 노드의 사이에 연결되는 커패시터를 포함하는 디스플레이 장치
|
15 |
15
제1항에 있어서,상기 게이트 드라이버는 제4 도전 라인들을 통해 상기 픽셀들의 행들과 더 연결되고, 그리고상기 데이터 드라이버는 제5 도전 라인들을 통해 상기 픽셀들의 열들과 더 연결되는 디스플레이 장치
|
16 |
16
제15항에 있어서,상기 픽셀들의 각각은:상기 제4 도전 라인들 중 대응하는 제4 도전 라인에 연결되는 게이트, 제1 터미널, 그리고 상기 제5 도전 라인들 중 대응하는 제5 도전 라인에 연결되는 제2 터미널을 포함하는 제1 트랜지스터;상기 제1 도전 라인들 중 대응하는 제1 도전 라인에 연결되는 게이트, 상기 제3 도전 라인들 중 대응하는 제3 도전 라인에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제2 트랜지스터;상기 제2 도전 라인들 중 대응하는 제2 도전 라인에 연결되는 게이트, 전원 전압이 공급되는 전원 노드에 연결되는 제1 터미널, 그리고 제2 터미널을 포함하는 제3 트랜지스터;상기 제2 트랜지스터의 상기 제2 터미널에 연결되는 게이트, 상기 제3 트랜지스터의 상기 제2 터미널에 연결되는 제1 터미널, 그리고 상기 제1 트랜지스터의 상기 제1 터미널에 연결되는 제2 터미널을 포함하는 제4 트랜지스터;상기 제1 트랜지스터의 상기 제1 터미널과 접지 전압이 공급되는 접지 노드에 연결되는 발광 다이오드; 그리고상기 제1 트랜지스터의 상기 제1 터미널과 상기 제4 트랜지스터의 상기 게이트의 사이에 연결되는 커패시터를 포함하는 디스플레이 장치
|
17 |
17
제16항에 있어서,제1 구간에서, 상기 게이트 드라이버 및 상기 데이터 드라이버는 상기 선택된 행의 상기 픽셀들의 각각의 상기 제1 트랜지스터, 상기 제2 트랜지스터, 상기 제3 트랜지스터 및 상기 제4 트랜지스터를 이용하여 상기 제4 트랜지스터의 문턱 전압을 독출하고, 그리고제2 구간에서, 상기 게이트 드라이버 및 상기 데이터 드라이버는 상기 제4 트랜지스터의 상기 문턱 전압에 기반하여 상기 제2 트랜지스터, 상기 제1 트랜지스터, 상기 제2 트랜지스터 및 상기 제3 트랜지스터를 이용하여 상기 발광 다이오드의 밝기를 조절하는 디스플레이 장치
|
18 |
18
제1항에 있어서,복수의 저항들을 포함하고, 상기 복수의 저항들을 이용하여 서로 다른 전압들을 제공하는 레지스터 스트링을 더 포함하고,상기 데이터 드라이버는 상기 서로 다른 전압들에 기반하여 상기 데이터 라인 전압들을 생성하고, 그리고상기 게이트 드라이버는 상기 서로 다른 전압들 중 적어도 두 개에 기반하여 상기 제3 전압을 생성하는 디스플레이 장치
|
19 |
19
제1 도전 라인, 제2 도전 라인 및 제3 도전 라인들에 연결되는 픽셀들을 포함하는 디스플레이 장치의 동작 방법에 있어서:상기 제1 도전 라인의 전압을 제1 전압으로부터 제2 전압으로 조절하고, 그리고 상기 제3 도전 라인들에 데이터 라인 전압들을 인가하는 단계; 그리고상기 제1 도전 라인의 전압을 상기 제2 전압으로부터 상기 제1 전압으로 조절하고, 그리고 상기 제2 도전 라인에 제3 전압을 인가하는 단계를 포함하고,상기 제3 전압은 상기 제1 전압의 레벨과 상기 제2 전압의 레벨 사이의 레벨을 갖는 동작 방법
|
20 |
20
제19항에 있어서,상기 픽셀들의 밝기들은 상기 데이터 라인 전압들 및 상기 제3 전압에 의해 제어되는 동작 방법
|