맞춤기술찾기

이전대상기술

커패시터 용량 편차 기반 물리적 복제 방지 기능 시스템

  • 기술번호 : KST2023008232
  • 담당센터 :
  • 전화번호 :
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 물리적 복제 방지 기능 시스템은 2 이상의 물리적 복제 방지 기능(Physical Unclonable Function, PUF) 셀(Cell) 및 각 물리적 복제 방지 기능 셀의 동작을 제어하는 제어 신호를 발생시키기 위한 제어신호 발생부를 포함한다.상기 각 물리적 복제 방지 기능 셀은, 상기 제어신호에 따라 동작하며, 2 이상의 커패시터가 병렬로 배치된 회로를 포함하는 전하 공유 회로, 상기 전하 공유 회로에서 커패시터들 중에서 일부 커패시터의 용량 차이를 검출하기 위한 비교기 및 입력 신호(Challenge)와 상기 비교기에서 출력된 신호에 대하여 논리적 배타 합(exclusive-OR) 연산을 수행하고, 그 결과인 출력신호(Response)를 출력하기 위한 논리적 배타 합(exclusive-OR) 게이트를 포함하여 이루어진다. 본 발명에 의하면 커패시터 용량 편차를 기반으로 하는 물리적 복제 방지 기능 셀을 구현함으로써, 전압, 온도 등의 외부 환경에 영향을 받지 않고, 신뢰성을 확보할 수 있는 안정적인 출력을 얻을 수 있는 효과가 있다.
Int. CL G06K 19/073 (2006.01.01) H04L 9/32 (2006.01.01)
CPC G06K 19/07309(2013.01) G06K 19/07309(2013.01)
출원번호/일자 1020130004105 (2013.01.14)
출원인 충북대학교 산학협력단
등록번호/일자 10-1408619-0000 (2014.06.10)
공개번호/일자
공고번호/일자 (20140617) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2013.01.14)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 유영갑 대한민국 충청북도 청주시 흥덕구
2 김승열 대한민국 충청북도 청주시 흥덕구
3 신경섭 대한민국 충청북도 청주시 흥덕구
4 조경록 대한민국 충청북도 청주시 흥덕구
5 조호신 대한민국 충청북도 청주시 흥덕구
6 이관희 대한민국 충청북도 청주시 흥덕구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김정현 대한민국 서울특별시 강남구 역삼로 ***, *층 (역삼동, 신명빌딩)(한맥국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 주식회사 피앤씨솔루션 서울특별시 금천구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2013.01.14 수리 (Accepted) 1-1-2013-0037044-06
2 선행기술조사의뢰서
Request for Prior Art Search
2013.10.07 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2013.11.14 수리 (Accepted) 9-1-2013-0097751-16
4 의견제출통지서
Notification of reason for refusal
2013.11.27 발송처리완료 (Completion of Transmission) 9-5-2013-0822596-24
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.01.24 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-0075875-34
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.01.24 수리 (Accepted) 1-1-2014-0075876-80
7 등록결정서
Decision to grant
2014.05.20 발송처리완료 (Completion of Transmission) 9-5-2014-0344543-71
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.28 수리 (Accepted) 4-1-2014-5103343-45
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.06.17 수리 (Accepted) 4-1-2015-5081402-70
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
2 이상의 물리적 복제 방지 기능(Physical Unclonable Function, PUF) 셀(Cell); 및각 물리적 복제 방지 기능 셀의 동작을 제어하는 제어 신호를 발생시키기 위한 제어신호 발생부를 포함하되,상기 각 물리적 복제 방지 기능 셀은,상기 제어신호에 따라 동작하며, 2 이상의 커패시터를 포함하는 전하 공유 회로;상기 전하 공유 회로에서 커패시터들 중에서 일부 커패시터의 용량 차이를 검출하기 위한 비교기; 및입력 신호(Challenge)와 상기 비교기에서 출력된 신호에 대하여 논리적 배타 합(exclusive-OR) 연산을 수행하고, 그 결과인 출력신호(Response)를 출력하기 위한 논리적 배타 합(exclusive-OR) 게이트를 포함하여 이루어지는 것을 특징으로 하는 물리적 복제 방지 기능 시스템
2 2
제1항에 있어서,상기 제어신호 발생부는 CS1 신호, CS2 신호, CS3 신호 및 상기 비교기를 제어하는 신호인 SEN 신호를 포함하는 제어신호를 발생시키고,상기 전하 공유 회로는,게이트에 상기 CS1 신호가 입력되고, 제1 단자에 Vc 전압이 인가되는 제1 트랜지스터(M1);게이트에 상기 CS1 신호가 입력되고, 제1 단자에 상기 Vc 전압이 인가되는 제2 트랜지스터(M2);일단이 상기 제1 트랜지스터(M1)의 제2 단자에 연결되는 제1 커패시터(C1);게이트에 상기 CS1 신호가 입력되고, 제1 단자가 상기 제1 커패시터(C1)의 타단에 연결되고, 제2 단자가 접지에 연결되는 제3 트랜지스터(M3);일단이 상기 제2 트랜지스터(M2)의 제2 단자에 연결되는 제2 커패시터(C2);게이트에 상기 CS1 신호가 입력되고, 제1 단자가 상기 제2 커패시터(C2)의 타단에 연결되고, 제2 단자가 접지에 연결되는 제4 트랜지스터(M4);게이트에 상기 CS2 신호가 입력되고, 제1 단자가 상기 제1 커패시터(C1)의 일단에 연결되는 제5 트랜지스터(M5);게이트에 상기 CS2 신호가 입력되고, 제1 단자가 상기 제2 커패시터(C2)의 일단에 연결되는 제6 트랜지스터(M6);게이트에 상기 CS3 신호가 입력되고, 제1 단자가 상기 제5 트랜지스터(M5)의 제2 단자 및 상기 비교기의 제1 입력 단자에 연결되고, 제2 단자가 Vss 전압에 연결되는 제7 트랜지스터(M7);게이트에 상기 CS3 신호가 입력되고, 제1 단자가 상기 제6 트랜지스터(M6)의 제2 단자 및 상기 비교기의 제2 입력 단자에 연결되고, 제2 단자가 상기 Vss 전압에 연결되는 제8 트랜지스터(M8);일단이 상기 제5 트랜지스터(M5)의 제2 단자에 연결되고, 타단이 상기 제7 트랜지스터(M7)의 제2 단자에 연결되는 제3 커패시터(C3); 및일단이 상기 제6 트랜지스터(M6)의 제2 단자에 연결되고, 타단이 상기 제8 트랜지스터(M8)의 제2 단자에 연결되는 제4 커패시터(C4)를 포함하여 이루어지는 것을 특징으로 하는 물리적 복제 방지 기능 시스템
3 3
제2항에 있어서,상기 제어신호 발생부는, 상기 물리적 복제 방지 기능 셀을 인에이블(enable) 시키기 위한 인에이블 신호(PUF En) 신호가 입력되면, 정해진 지연시간(δd)을 지연시킨 후 상기 CS3 신호를 출력하기 위한 제1 지연부;상기 CS3 신호가 입력되면, 정해진 지연시간(δd)을 지연시킨 후 상기 CS1 신호를 출력하기 위한 제2 지연부;상기 CS1 신호가 입력되면, 정해진 지연시간(δd)을 지연시킨 후 상기 CS2 신호를 출력하기 위한 제3 지연부; 및상기 CS2 신호가 입력되면, 정해진 지연시간(δd)을 지연시킨 후 상기 SEN 신호를 출력하기 위한 제4 지연부를 포함하여 이루어지는 것을 특징으로 하는 물리적 복제 방지 기능 시스템
4 4
제3항에 있어서,상기 비교기는 상기 제1 입력 단자에 입력되는 제1 전압(Vout1)과 상기 제2 입력 단자에 입력되는 제2 전압(Vout2)를 비교하여 출력 단자를 통해 출력값을 출력하는 것을 특징으로 하는 물리적 복제 방지 기능 시스템
5 5
제4항에 있어서,상기 비교기가 출력하는 값은 의 수학식으로 표현되는 것을 특징으로 하는 물리적 복제 방지 기능 시스템
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.