맞춤기술찾기

이전대상기술

부트스트래핑 기술을 이용한 상보신호출력장치

  • 기술번호 : KST2014027656
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 타이밍 크리티컬패스인 프리차지 노드로부터 부트스트래핑 회로부를 분리시킴에 따라 스위치 성능을 향상시키고, 상보신호를 출력할 때, 하나의 부트스트래핑 회로부를 이용함에 따라 면적을 줄일 수 있는 부트스트래핑 기술을 이용한 상보 신호 출력 장치를 제공하는 것으로서, 이를 위해 본 발명은, 입력신호에 따라 차동신호를 생성하는 차동 논리부와 상기 차동신호에 따라 상보 신호를 출력하는 적어도 하나 이상의 출력 노드 및 상기 하나 이상의 출력 노드가 공유하고, 상기 상보신호를 증폭하는 부트스트래핑 회로부를 포함한다. 부트스트랩, 상보 신호, 차동
Int. CL H03K 17/04 (2006.01) H03K 17/687 (2006.01)
CPC
출원번호/일자 1020090001839 (2009.01.09)
출원인 성균관대학교산학협력단
등록번호/일자 10-1041278-0000 (2011.06.07)
공개번호/일자 10-2010-0082506 (2010.07.19) 문서열기
공고번호/일자 (20110614) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.01.09)
심사청구항수 20

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 대한민국 경기도 수원시 장안구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 공배선 대한민국 경기도 수원시 장안구
2 정병화 대한민국 경기도 화성시
3 강성찬 대한민국 부산광역시 수영구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 손민 대한민국 서울특별시 송파구 법원로 ***, *층(문정동)(특허법인한얼)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 대한민국 경기도 수원시 장안구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.01.09 수리 (Accepted) 1-1-2009-0013937-73
2 선행기술조사의뢰서
Request for Prior Art Search
2010.07.15 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2010.08.17 수리 (Accepted) 9-1-2010-0052867-01
4 의견제출통지서
Notification of reason for refusal
2010.09.03 발송처리완료 (Completion of Transmission) 9-5-2010-0392799-62
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.11.02 수리 (Accepted) 1-1-2010-0715022-13
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.11.02 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0715020-11
7 최후의견제출통지서
Notification of reason for final refusal
2011.02.21 발송처리완료 (Completion of Transmission) 9-5-2011-0097203-21
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2011.03.31 수리 (Accepted) 1-1-2011-0236506-86
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2011.03.31 보정승인 (Acceptance of amendment) 1-1-2011-0236508-77
10 등록결정서
Decision to grant
2011.05.31 발송처리완료 (Completion of Transmission) 9-5-2011-0298510-47
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.04.26 수리 (Accepted) 4-1-2012-5090770-53
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.20 수리 (Accepted) 4-1-2012-5131828-19
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.27 수리 (Accepted) 4-1-2012-5137236-29
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.02.23 수리 (Accepted) 4-1-2017-5028829-43
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력신호에 따라 차동신호를 생성하는 차동 논리부; 상기 차동신호에 따라 상보 신호를 출력하는 적어도 하나 이상의 출력노드; 및 상기 하나 이상의 출력노드가 공유하고, 상기 상보신호를 증폭하는 부트스트래핑 회로부를 포함하며, 상기 차동 논리부는 입력 신호에 따라 차동 신호의 출력 방향을 결정하는 차동 논리트리; 클럭신호를 입력받아 상기 차동 논리트리의 동작 여부를 결정하는 보텀 스위칭 수단; 및 상기 출력노드에 미리 전압을 충전시키는 적어도 하나 이상의 스위칭 수단을 포함하는 상보 신호 출력장치
2 2
제 1항에 있어서, 상기 적어도 하나 이상의 출력노드는 상기 부트스트래핑 회로와 병렬로 연결되는 것을 특징으로 하는 상보 신호 출력장치
3 3
제 1항에 있어서, 상기 출력노드는 적어도 하나 이상의 스위칭 수단이 상기 차동 논리부의 출력과 병렬 연결되는 것을 특징으로 하는 상보 신호 출력장치
4 4
제 1항에 있어서, 상기 부트스트래핑 회로부는 클럭신호를 지연시키는 적어도 하나 이상의 인버터; 상기 인버터의 일단에 연결되고 상기 클럭 신호에 따라 상기 출력노드에 구동 전압을 제공하는 스위칭 수단; 및 상기 인버터의 일단에 연결되고 상기 클럭 신호에 따라 상기 출력노드에 증폭 전압을 제공하는 전압증폭수단을 포함하는 것을 특징으로 하는 상보 신호 출력장치
5 5
제 4항에 있어서, 상기 전압증폭수단은 캐패시터인 것을 특징으로 하는 상보 신호 출력장치
6 6
제 4항에 있어서, 상기 스위칭 수단 및 상기 전압증폭수단은 상기 인버터와 병렬연결되는 것을 특징으로 하는 상보 신호 출력장치
7 7
삭제
8 8
제 3항, 제 4항 및 제 6항 중 어느 한 항에 있어서, 상기 스위칭 수단은 전계효과트랜지스터(FET)인 것을 특징으로 하는 상보 신호 출력장치
9 9
입력신호에 따라 논리 연산을 수행하여, 제1 프리차지 노드와 제2 프리차지 노드로 논리 신호를 발생시키는 차동 논리부; 상기 제1 프리차지 노드와 제2 프리차지 노드로로부터 전송된 상기 논리 신호에 따라, 제1 상보 신호를 제1출력노드로 출력하며, 제2 상보 신호를 제2출력노드로 출력하는 상보 신호 출력부; 및 상기 제1출력노드와 상기 제2출력노드에 공통적으로 연결되어 있으며, 상기 입력신호에 따라, 상기 상보 신호 출력부에 입력전압을 증폭한 전압을 인가시키는 부트스트래핑 회로부를 포함하는 상보 신호 출력 장치
10 10
제 9 항에 있어서, 상기 차동 논리부는, 논리 연산을 수행하는 차동 논리 트리를 포함하고 있으며, 상기 차동 논리 트리는 상기 입력신호에 의해 턴온 또는 턴오프되는 보텀 트랜지스터에 의해 활성화되거나 비활성화되는 것을 특징으로 하는 상보 신호 출력 장치
11 11
제 9 항에 있어서, 상기 상보 신호 출력부의 상기 제1출력노드는, 상기 차동 논리부의 상기 제1 프리차지 노드 및 상기 부트스트래핑 회로부와 연결되어 있으며, 상기 제1 프리차지 노드로부터 전송되는 제1 논리 신호에 따라 상기 제1 상보 신호를 출력하며, 상기 상보 신호 출력부의 상기 제2출력노드는, 상기 차동 논리부의 상기 제2 프리차지 노드 및 상기 부트스트래핑 회로부와 연결되어 있으며, 상기 제2 프리차지 노드로부터 전송되는 제2 논리 신호에 따라 상기 제2 상보 신호를 출력하는 제2출력노드를 포함하는 상보 신호 출력 장치
12 12
제 11 항에 있어서, 상기 제1출력노드는 제5 P채널 상보 출력 트랜지스터와 제2 N채널 상보 출력 트랜지스터를 포함하고, 상기 제1출력노드의 상기 제5 P채널 상보 출력 트랜지스터와 상기 제2 N채널 상보 출력 트랜지스터의 게이트는 상기 제1 프리차지 노드와 공통으로 연결되어 있으며, 상기 제2출력노드는 제6 P채널 상보 출력 트랜지스터와 제3 N채널 상보 출력 트랜지스터를 포함하고, 상기 제2출력노드의 상기 제6 P채널 상보 출력 트랜지스터와 상기 제3 N채널 상보 출력 트랜지스터의 게이트는 상기 제2 프리차지 노드와 공통으로 연결되어 있는 것을 특징으로 하는 상보 신호 출력 장치
13 13
제 12 항에 있어서, 상기 제1 상보 신호를 출력하는 제1 상보 신호 출력 노드는, 상기 제1출력노드의 상기 제5 P채널 상보 출력 트랜지스터와 상기 제2 N채널 상보 출력 트랜지스터의 연결선로로부터 인출되어 있으며, 상기 제2 상보 신호를 출력하는 제2 상보 신호 출력 노드는, 상기 제2출력노드의 상기 제6 P채널 상보 출력 트랜지스터와 상기 제3 N채널 상보 출력 트랜지스터의 연결선로로부터 인출되어 있는 것을 특징으로 하는 상보 신호 출력 장치
14 14
제 12 항에 있어서, 상기 제5 P채널 상보 출력 트랜지스터와 상기 제6 P채널 상보 출력 트랜지스터는 상기 부트스트래핑 회로부의 부트스트래핑 회로부 출력단자와 공통으로 연결되어 있는 것을 특징으로 하는 상보 신호 출력 장치
15 15
제 12 항에 있어서, 상기 부트스트래핑 회로부 출력단자는 상기 제5 P채널 상보 출력 트랜지스터의 소스와 상기 제6 P채널 상보 출력 트랜지스터의 소스에 공통으로 연결되어 있는 것을 특징으로 하는 상보 신호 출력 장치
16 16
제 9 항에 있어서, 상기 부트스트래핑 회로부는, 상기 입력신호를 입력받아 이를 반전시켜 출력하는 제1인버터와 제2인버터; 상기 제1인버터와 제2인버터의 출력신호를 입력받는 제7 P채널 트랜지스터; 및 상기 제7 P채널 트랜지스터와 병렬로 연결되어 있는 부트스트랩 캐패시터를 포함하는 상보 신호 출력 장치
17 17
제 16 항에 있어서, 상기 제7 P채널 트랜지스터와 부트스트랩 캐패시터가 연결되어 있는 부트스트래핑 회로부 출력단자는 상기 상보 신호 출력부의 상기 제1출력노드 및 상기 제2출력노드에 공통적으로 연결되어 있는 것을 특징으로 하는 상보 신호 출력 장치
18 18
제 16 항에 있어서, 상기 부트스트랩 캐패시터는 캐패시터 커플링에 의해 상기 부트스트래핑 회로부 출력단자의 전압을 공급전압 보다 높게 증가시키는 것을 특징으로 하는 상보 신호 출력 장치
19 19
제 16 항에 있어서, 상기 제2인버터에 의해 지연된 클럭신호는 상기 제7 P채널 트랜지스터의 게이트와 상기 부트스트랩 캐패시터에 연결되는 것을 특징으로 하는 상보 신호 출력 장치
20 20
제 9 항에 있어서, 상기 부트스트래핑 회로부는, 상기 상보 신호 출력부에 입력전압을 증폭한 전압을 인가시켜 상기 상보 신호 출력부의 스위칭 속도를 증가시키는 것을 특징으로 하는 상보 신호 출력 장치
21 21
제 9 항에 있어서, 상기 제1 상보 신호가 하이 신호이면 상기 제2 상보 신호는 로우 신호이며, 상기 제1 상보 신호가 로우 신호이면 상기 제2 상보 신호는 하이 신호인 것을 특징으로 하는 상보 신호 출력 장치
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07928792 US 미국 FAMILY
2 US20100176857 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2010176857 US 미국 DOCDBFAMILY
2 US7928792 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.