맞춤기술찾기

이전대상기술

디지털 RF 컨버터 및 이를 포함하는 디지털 RF 변조기와 송신기

  • 기술번호 : KST2014031964
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 송신기의 동적 영역 및 신호대 잡음비를 향상 시킬 수 있도록 하는 디지털 RF 컨버터 및 이를 포함하는 디지털 RF 변조기와 송신기에 관한 것으로, 상기 디지털 RF 컨버터는 제1 샘플링 속도로, 입력 신호 중 최하위 n비트에 상응하는 전류 크기를 발생하는 DSMB(Delta-sigma modulated bits) 서브 블록; 상기 제1 샘플링 속도 보다 낮은 제2 샘플링 속도로, 상기 입력 신호 중 중간의 k비트에 상응하는 전류 크기를 발생하는 LSB(Least-Significant Bit) 서브 블록; 및 상기 제2 샘플링 속도로, 상기 입력 신호 중 최상위 m비트에 상응하는 전류 크기를 발생하는 MSB(Most-Significant Bit) 서브 블록을 포함할 수 있다.
Int. CL H04B 1/04 (2006.01) H03C 7/00 (2006.01)
CPC H03M 1/68(2013.01) H03M 1/68(2013.01) H03M 1/68(2013.01) H03M 1/68(2013.01) H03M 1/68(2013.01)
출원번호/일자 1020100027986 (2010.03.29)
출원인 한국전자통신연구원
등록번호/일자 10-1292667-0000 (2013.07.29)
공개번호/일자 10-2011-0070675 (2011.06.24) 문서열기
공고번호/일자 (20130802) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020090127518   |   2009.12.18
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2010.03.29)
심사청구항수 15

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 유현규 대한민국 대전광역시 유성구
2 최장홍 대한민국 대전광역시 서구
3 부현호 대한민국 대전광역시 유성구
4 박필재 대한민국 대전광역시 유성구
5 박문양 대한민국 대전광역시 유성구
6 김성도 대한민국 대전광역시 유성구
7 심선보 대한민국 부산광역시 사하구
8 홍성철 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인씨엔에스 대한민국 서울 강남구 언주로 **길 **, 대림아크로텔 *층(도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2010.03.29 수리 (Accepted) 1-1-2010-0199022-42
2 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2010.09.02 수리 (Accepted) 1-1-2010-0571998-04
3 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2010.10.18 수리 (Accepted) 1-1-2010-0669501-57
4 선행기술조사의뢰서
Request for Prior Art Search
2013.04.05 수리 (Accepted) 9-1-9999-9999999-89
5 선행기술조사보고서
Report of Prior Art Search
2013.05.06 수리 (Accepted) 9-1-2013-0031203-83
6 등록결정서
Decision to grant
2013.05.22 발송처리완료 (Completion of Transmission) 9-5-2013-0351255-56
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
제1 샘플링 속도로, 입력 신호 중 최하위 n비트에 상응하는 전류 크기를 발생하는 DSMB(Delta-sigma modulated bits) 서브 블록;상기 제1 샘플링 속도 보다 낮은 제2 샘플링 속도로, 상기 입력 신호 중 중간의 k비트에 상응하는 전류 크기를 발생하는 LSB(Least-Significant Bit) 서브 블록; 및 상기 제2 샘플링 속도로, 상기 입력 신호 중 최상위 m비트에 상응하는 전류 크기를 발생하는 MSB(Most-Significant Bit) 서브 블록을 포함하는 디지털 RF 컨버터
2 2
제1항에 있어서, 상기 최하위 n비트는 시그마-델타 변조되어 오버샘플링 및 노이즈 형상화된 신호인 것을 특징으로 하는 디지털 RF 컨버터
3 3
제2항에 있어서, 상기 제1 샘플링 속도는 시그마-델타 변조 속도와 동일한 것을 특징으로 하는 디지털 RF 컨버터
4 4
제1항에 있어서, 상기 DSMB 서브 블록은 최소 전류 크기를 가지는 2n-1개의 셀; 및상기 제1 샘플링 속도로 상기 최하위 n비트를 상기 2n-1개의 셀에 제공하여, 상기 2n-1개의 셀을 통해 흐르는 전류량이 가변되도록 하는 2n-1개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 컨버터
5 5
제4항에 있어서, 상기 LSB 서브 블록은 이진 가중치 방식으로 변화되는 전류 크기를 가지는 k개의 셀; 및상기 제2 샘플링 속도로 상기 중간의 n k비트를 상기 k개의 셀에 제공하여, 상기 k개의 셀을 통해 흐르는 전류량이 가변되도록 하는 k개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 컨버터
6 6
제4항에 있어서, 상기 MSB 서브 블록은 2kI(상기 k는 상기 LSB 서브 블록에 구비되는 셀의 개수, 상기 I는 최소 전류 크기)의 전류 크기를 가지는 2m-1개의 셀; 및상기 제2 샘플링 속도로 상기 최하위 m비트를 상기 2m-1개의 셀에 제공하여, 상기 2m-1개의 셀을 통해 흐르는 전류량이 가변되도록 하는 2m-1개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 컨버터
7 7
기저대역의 디지털 신호를 입력받아 통신 대역폭에 포함된 디지털 신호만을 펄스 형상화하는 펄스 형상화 디지털 필터;상기 펄스 형상화된 신호 중 최하위 n 비트를 시그마-델타 변조를 수행하는 시그마-델타 변조기;상기 시그마-델타 변조된 n 비트, 상기 펄스 형상화된 신호 중 중간의 k비트 및 상기 펄스 형상화된 신호 중 최상위 m비트를 온도계 코드 또는 이진 코드로 각각 디코딩하는 디코더; 및 상기 디코딩된 n 비트, 상기 디코딩된 k비트 및 상기 디코딩된 m비트를 세그먼트화하여 디지털-아날로그 변환하되, 상기 디코딩된 n 비트는 상기 시그마-델타 변조기와 동일한 샘플링 속도로 디지털-아날로그 변환하고, 상기 디코딩된 k비트 및 m비트는 상기 시그마-델타 변조기 보다 낮은 샘플링 속도로 디지털-아날로그 변환하는 디지털 RF 컨버터를 포함하는 디지털 RF 변조기
8 8
제7항에 있어서, 상기 디지털 RF 컨버터는 상기 시그마-델타 변조기와 동일한 샘플링 속도로, 상기 디코딩된 n 비트에 상응하는 전류 크기를 발생하는 DSMB(Delta-sigma modulated bits) 서브 블록;상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 k비트에 상응하는 전류 크기를 발생하는 LSB(Least-Significant Bit) 서브 블록; 및 상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 m 비트에 상응하는 전류 크기를 발생하는 MSB(Most-Significant Bit) 서브 블록을 포함하는 것을 특징으로 하는 디지털 RF 변조기
9 9
제8항에 있어서, 상기 DSMB 서브 블록은 최소 전류 크기를 가지는 2n-1개의 셀; 및상기 시그마-델타 변조기와 동일한 샘플링 속도로 상기 디코딩된 n비트를 상기 2n-1개의 셀에 제공하여, 상기 2n-1개의 셀을 통해 흐르는 전류량이 가변되도록 하는 2n-1개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 변조기
10 10
제9항에 있어서, 상기 LSB 서브 블록은 이진 가중치 방식으로 변화되는 전류 크기를 가지는 k개의 셀; 및상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 k비트를 상기 k개의 셀에 제공하여, 상기 k개의 셀을 통해 흐르는 전류량이 가변되도록 하는 k개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 변조기
11 11
제9항에 있어서, 상기 MSB 서브 블록은 2kI(상기 k는 상기 LSB 서브 블록에 구비되는 셀의 개수, 상기 I는 최소 전류 크기)의 전류 크기를 가지는 2m-1개의 셀; 및상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 m비트를 상기 2m-1개의 셀에 제공하여, 상기 2m-1개의 셀을 통해 흐르는 전류량이 가변되도록 하는 2m-1개의 래치를 포함하는 것을 특징으로 하는 디지털 RF 변조기
12 12
제7항에 있어서, 상기 펄스 형상화된 신호 중 중간의 k비트 및 상기 펄스 형상화된 신호 중 최상위 m비트가 상기 시그마-델타 변조된 n 비트에 동기화되어 상기 디코더에 입력되도록 하는 지연 보상 회로를 더 포함하는 것을 특징으로 하는 디지털 RF 변조기
13 13
인페이즈 신호 및 쿼드러쳐 신호 중 일부 비트를 상이한 샘플링 속도로 변조하여 출력하는 두 개의 디지털 RF 변조기;상기 인페이즈 신호 및 쿼드러쳐 신호의 변조에 필요한 캐리어 신호를 발생하는 캐리어 신호 발생기;상기 변조된 인페이즈 신호 및 쿼드러쳐 신호를 단일 출력 신호로 변환하는 차동-단일 출력 변환기; 상기 단일 출력 신호에 포함된 여현 신호 및 불요파를 제거하는 필터; 및 상기 필터링된 신호를 전력을 증폭하여 출력하는 파워 증폭기를 포함하는 직접 상향 변환 송신기
14 14
제13항에 있어서, 상기 두 개의 디지털 RF 변조기 각각은 상기 인페이즈 신호 또는 상기 쿼드러쳐 신호를 입력받아 통신 대역폭에 포함된 디지털 신호만을 펄스 형상화하는 펄스 형상화 디지털 필터;상기 펄스 형상화된 신호 중 최하위 n 비트를 시그마-델타 변조를 수행하는 시그마-델타 변조기;상기 시그마-델타 변조된 n 비트, 상기 펄스 형상화된 신호 중 중간의 k비트 및 상기 펄스 형상화된 신호 중 최상위 m비트를 온도계 코드 또는 이진 코드로 각각 디코딩하는 디코더; 및 상기 디코딩된 n 비트, 상기 디코딩된 k비트 및 상기 디코딩된 m비트를 세그먼트화하여 디지털-아날로그 변환하되, 상기 디코딩된 n 비트는 상기 시그마-델타 변조기와 동일한 샘플링 속도로 디지털-아날로그 변환하고, 상기 디코딩된 k비트 및 m비트는 상기 시그마-델타 변조기 보다 낮은 샘플링 속도로 디지털-아날로그 변환하는 디지털 RF 컨버터를 포함하는 것을 특징으로 하는 직접 상향 변환 송신기
15 15
제14항에 있어서, 상기 디지털 RF 컨버터는 상기 시그마-델타 변조기와 동일한 샘플링 속도로, 상기 디코딩된 n 비트에 상응하는 전류 크기를 발생하는 DSMB(Delta-sigma modulated bits) 서브 블록;상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 k비트에 상응하는 전류 크기를 발생하는 LSB(Least-Significant Bit) 서브 블록; 및 상기 시그마-델타 변조기 보다 낮은 샘플링 속도로, 상기 디코딩된 m 비트에 상응하는 전류 크기를 발생하는 MSB(Most-Significant Bit) 서브 블록을 포함하는 것을 특징으로 하는 직접 상향 변환 송신기
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US08542773 US 미국 FAMILY
2 US20110150125 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2011150125 US 미국 DOCDBFAMILY
2 US8542773 US 미국 DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 한국전자통신연구원 IT원천기술개발 차세대 무선 융합 단말용 Advanced Digital RF 기술 개발