1 |
1
서로 수직 교차되어 배치되는 복수개의 게이트 라인 및 데이터 라인에 의해 복수개의 단위 화소 영역이 정의되고, 각각의 단위 화소 영역에는 4개의 화소가 구비되며 각각의 화소에는 2개의 트랜지스터가 배치되는 구조를 갖는 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로에 있어서, 어느 한 게이트 라인(제 n 게이트 라인)과 어느 한 데이터 라인이 교차되어 좌상 영역, 우상 영역, 좌하 영역, 우하 영역 등의 4개의 영역으로 구분되고 상기 좌상 영역, 우상 영역, 좌하 영역, 우하 영역 각각에 제 1 화소, 제 2 화소, 제 3 화소, 제 4 화소가 위치되며, 상기 각각의 화소에는 제 1 트랜지스터(TFT) 및 제 2 트랜지스터(TFT)가 구비되고, 상기 게이트 라인 상에는 제 9 트랜지스터(TFT)가 구비되며, 상기 제 1 화소의 제 1 TFT의 게이트는 상기 제 n 게이트 라인 상에 구비되어 있는 제 9 TFT의 드레인과 연결되고, 상기 제 1 화소의 제 2 TFT의 게이트는 제 n-1 게이트 라인과 연결되고, 상기 제 2 화소의 제 1 TFT의 게이트는 상기 제 n 게이트 라인과 연결되고, 상기 제 2 화소의 제 2 TFT의 게이트는 상기 제 n-1 게이트 라인과 연결되고, 상기 제 3 화소의 제 1 TFT의 게이트는 제 n+1 게이트 라인과 연결되고, 상기 제 3 화소의 제 2 TFT의 게이트는 상기 제 n-1 게이트 라인과 연결되고, 상기 제 4 화소의 제 1 TFT 및 제 2 TFT의 게이트는 상기 제 n-1 게이트 라인과 연결되는 것을 특징으로 하며, 상기 각 화소의 제 1 및 제 2 TFT와 상기 제 9 TFT는 n형 트랜지스터 또는 p형 트랜지스터로 구성되는 것을 특징으로 하는 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로
|
2 |
2
삭제
|
3 |
3
제 1 항의 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로의 구동방법에 있어서, 상기 데이터 라인에 인접하는 두 개의 화소에 데이터 신호를 인가하는 시간인 한 라인 시간 동안에 상기 제 1 화소 및 제 2 화소를 모두 턴 온(turn on) 시키도록 상기 제 n-1, 제 n 및 제 n+1 게이트 라인에 신호를 인가하는 것을 특징으로 하는 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로의 구동방법
|
4 |
4
제 3 항에 있어서, 상기 제 1 내지 제 4 화소의 제 1 및 제 2 TFT와 제 9 TFT가 p형 트랜지스터로 구성되는 경우에, 상기 제 n-1, 제 n 및 제 n+1 게이트 라인에 신호를 인가하는 것은, 첫 번째 라인 시간의 전반부에, 상기 제 n-1, 제 n 및 제 n+1 게이트 라인 각각에 로우(low) 신호를 인가하여 제 1 내지 제 4 화소 모두를 온(on) 시키고, 첫 번째 라인 시간의 후반부에, 상기 제 n-1, 제 n 및 제 n+1 게이트 라인에 각각 로우, 로우, 하이(high) 신호를 인가하여 제 1 및 제 3 화소는 오프(off), 제 2 및 제 4 화소는 온(on) 시키고, 두 번째 라인 시간의 후반부에, 상기 제 n-1, 제 n 및 제 n+1 게이트 라인에 각각 로우, 하이, 로우 신호를 인가하여 상기 제 1 및 제 2 화소는 오프(off), 상기 제 3 및 제 4 화소는 온(on) 시키고, 두 번째 라인 시간의 후반부에, 상기 제 n-1, 제 n 및 제 n+1 게이트 라인에 각각 로우, 하이, 하이 신호를 인가하여 제 1 내지 제 3 화소는 오프(off), 제 4 화소는 온(on) 시키는 것을 특징으로 하는 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로의 구동방법
|
5 |
5
제 4 항에 있어서, 상기 제 n-1 게이트 라인에 하이 신호가 인가되면 상기 제 1 내지 제 4 화소는 모두 오프(off)되는 것을 특징으로 하는 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로의 구동방법
|