맞춤기술찾기

이전대상기술

입력 전류에 대응하는 디지털 신호를 구하는 전류아날로그-디지털 변환기

  • 기술번호 : KST2015159606
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 아날로그 신호인 전류에 대응하는 디지털 신호를 구하는 변환기에 관한 발명으로서, 보다 구체적으로 가변 전류원 등을 이용함으로써 개선된 성능을 가지는 전류 아날로그-디지털 변환기에 관한 발명이다. 본 발명은 입력 전류에 대응하는 디지털 신호를 출력하는 전류 아날로그-디지털 변환기에 있어서, 상기 입력 전류를 중 일부분을 상쇄시키는 옵셋(offset) 전류를 제공하는 가변 전류원(variable current source); 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 상기 캐패시터를 리셋시키는 리셋 스위치; 상기 캐패시터의 일단의 전압에 대응하는 상기 디지털 신호를 출력하는 전압 ADC; 및 상기 캐패시터 전압에 따라 상기 옵셋 전류가 변경되도록 상기 가변 전류원을 제어하는 옵셋 제어부를 구비하는 전류 아날로그-디지털 변환기를 제공한다.
Int. CL H03M 1/12 (2006.01)
CPC H03M 1/406(2013.01) H03M 1/406(2013.01) H03M 1/406(2013.01) H03M 1/406(2013.01) H03M 1/406(2013.01)
출원번호/일자 1020070057038 (2007.06.12)
출원인 재단법인서울대학교산학협력재단
등록번호/일자 10-0900196-0000 (2009.05.25)
공개번호/일자 10-2008-0109126 (2008.12.17) 문서열기
공고번호/일자 (20090602) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항 심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.06.12)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박영준 대한민국 서울특별시 관악구
2 김수환 대한민국 서울특별시 관악구
3 이현중 대한민국 서울 영등포구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 남정길 대한민국 서울특별시 강남구 테헤란로**길 **, 인화빌딩 *층 (삼성동)(특허법인(유한)아이시스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 김수환 서울특별시 송파구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2007.06.12 수리 (Accepted) 1-1-2007-0423378-31
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.01.29 수리 (Accepted) 4-1-2008-5015497-73
3 선행기술조사의뢰서
Request for Prior Art Search
2008.05.07 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2008.06.19 수리 (Accepted) 9-1-2008-0039207-89
5 의견제출통지서
Notification of reason for refusal
2008.09.11 발송처리완료 (Completion of Transmission) 9-5-2008-0474894-44
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2008.11.10 수리 (Accepted) 1-1-2008-0776402-64
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.11.10 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0776401-18
8 거절결정서
Decision to Refuse a Patent
2009.03.17 발송처리완료 (Completion of Transmission) 9-5-2009-0116023-42
9 명세서 등 보정서(심사전치)
Amendment to Description, etc(Reexamination)
2009.05.11 보정승인 (Acceptance of amendment) 7-1-2009-0022971-11
10 등록결정서
Decision to grant
2009.05.20 발송처리완료 (Completion of Transmission) 9-5-2009-0211220-92
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.22 수리 (Accepted) 4-1-2014-5100909-62
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.03.20 수리 (Accepted) 4-1-2015-5036045-28
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
삭제
3 3
삭제
4 4
삭제
5 5
삭제
6 6
삭제
7 7
삭제
8 8
입력 전류에 대응하는 디지털 신호를 출력하는 전류 아날로그-디지털 변환기에 있어서, 상기 입력 전류를 중 일부분을 상쇄시키는 옵셋(offset) 전류를 제공하는 가변 전류원(variable current source); 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 상기 캐패시터를 리셋시키는 리셋 스위치; 상기 캐패시터의 일단의 전압-이하, 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 출력하는 전압 ADC; 및 상기 캐패시터 전압에 따라 상기 옵셋 전류가 변경되도록 상기 가변 전류원을 제어하고, 상기 리셋 스위치가 상기 캐패시터를 리셋시키도록 제어하는 옵셋 제어부를 구비하고, 상기 옵셋 제어부는 상기 캐패시터 전압에 대응하는 전압을 제1 기준전압과 비교하는 제1 비교기; 상기 캐패시터 전압에 대응하는 전압을 상기 제1 기준전압보다 낮은 제2 기준전압과 비교하는 제2 비교기; 및 상기 제1 비교기의 출력 및 상기 제2 비교기의 출력에 따라 상기 옵셋 전류가 변경되도록 상기 가변 전류원을 제어하는 디지털 회로부를 구비하며, 상기 디지털 회로부는 상기 제1 비교기의 출력 및 상기 제2 비교기의 출력으로부터 상기 캐패시터 전압에 대응하는 전압이 상기 제1 기준전압보다 높은 것으로 판단하는 경우에 상기 옵셋 전류를 증가시키며, 상기 제1 비교기의 출력 및 상기 제2 비교기의 출력으로부터 상기 캐패시터 전압에 대응하는 전압이 상기 제2 기준전압보다 낮은 것으로 판단하는 경우에 상기 옵셋 전류를 감소시키며, 상기 제1 비교기의 출력 및 상기 제2 비교기의 출력으로부터 상기 캐패시터 전압에 대응하는 전압이 상기 제1 기준전압보다 낮고 상기 제2 기준전압보다 높은 것으로 판단하는 경우에 상기 옵셋 전류를 이전과 동일하게 유지하는 전류 아날로그-디지털 변환기
9 9
삭제
10 10
삭제
11 11
삭제
12 12
삭제
13 13
삭제
14 14
삭제
15 15
삭제
16 16
삭제
17 17
삭제
18 18
삭제
19 19
삭제
20 20
삭제
21 21
삭제
22 22
삭제
23 23
삭제
24 24
삭제
25 25
입력 전류 중 일부분을 상쇄시키는 옵셋 전류를 제공하는 가변 전류원; 및 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 및 상기 캐패시터의 일단의 전압-이하 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-에 대응하는 디지털 신호를 출력하는 전압 ADC를 구비하는 전류 아날로그-디지털 변환기의 제어 방법에 있어서, (a) 상기 가변 전류원이 초기의 상기 옵셋 전류를 제공하는 단계; (b) 상기 캐패시터를 리셋하는 단계; (c) 상기 캐패시터 전압에 따라 상기 옵셋 전류를 변경하는 단계; (d) 상기 캐패시터를 리셋하는 단계; (e) 상기 전압 ADC가 상기 캐패시터 전압을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 출력하는 단계; 및 (f) 상기 (d) 및 상기 (e) 단계를 반복하는 단계를 구비하는 제어 방법
26 26
입력 전류 중 일부분을 상쇄시키는 옵셋 전류를 제공하는 가변 전류원; 및 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 및 상기 캐패시터의 일단의 전압-이하 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-에 대응하는 디지털 신호를 출력하는 전압 ADC를 구비하는 전류 아날로그-디지털 변환기의 제어 방법에 있어서, (a) 상기 가변 전류원이 초기의 상기 옵셋 전류를 제공하는 단계; (b) 상기 캐패시터를 리셋하는 단계; (c) 상기 캐패시터 전압에 따라 상기 옵셋 전류를 변경하는 단계; (d) 상기 캐패시터를 리셋하는 단계; (e) 상기 전압 ADC가 상기 캐패시터 전압을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 출력하는 단계; (f) 상기 (d) 단계 이후에 수행되며, 상기 캐패시터 전압에 따라 상기 옵셋 전류를 한 단계 증가, 한 단계 감소 또는 유지시키는 단계; 및 (g) 상기 (d) 단계 내지 상기 (f) 단계를 반복하는 단계를 구비하는 제어 방법
27 27
입력 전류 중 일부분을 상쇄시키는 옵셋 전류를 제공하는 가변 전류원; 및 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 및 상기 캐패시터의 일단의 전압-이하 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-에 대응하는 디지털 신호를 출력하는 전압 ADC를 구비하는 전류 아날로그-디지털 변환기의 제어 방법에 있어서, (a) 상기 가변 전류원이 초기의 상기 옵셋 전류를 제공하는 단계; (b) 상기 캐패시터를 리셋하는 단계; (c) 상기 캐패시터 전압에 따라 상기 옵셋 전류를 변경하는 단계; (d) 상기 캐패시터를 리셋하는 단계; 및 (e) 상기 전압 ADC가 상기 캐패시터 전압을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 출력하는 단계를 구비하고, 상기 (c) 단계는 (c1) 상기 캐패시터 전압에 대응하는 전압을 제1 기준전압 및 제2 기준전압과 비교하는 단계; 및 (c2) 상기 (c1) 단계를 수행한 결과, 상기 캐패시터 전압이 상기 제1 기준전압 및 상기 제2 기준전압의 사이에 위치하는 경우에 상기 옵셋 전류를 이전과 동일하게 유지하고, 상기 캐패시터 전압이 상기 제1 전압 및 상기 제2 전압의 사이에 위치하지 아니하는 경우에는 상기 옵셋 전류를 변경하는 단계를 구비하는 제어 방법
28 28
삭제
29 29
삭제
30 30
삭제
31 31
입력 전류 중 일부분을 상쇄시키는 옵셋 전류를 제공하는 가변 전류원; 및 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 및 상기 캐패시터의 일단의 전압-이하 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-에 대응하는 디지털 신호를 출력하는 전압 ADC를 구비하는 전류 아날로그-디지털 변환기의 제어 방법에 있어서, (a) 상기 가변 전류원이 초기의 상기 옵셋 전류를 제공하는 단계; (b) 상기 캐패시터를 리셋하는 단계; (c) 상기 캐패시터 전압에 대응하는 상기 디지털 신호를 구하는 단계; (d) 상기 디지털 신호에 따라 상기 옵셋 전류를 변경하는 단계; (e) 상기 캐패시터를 리셋하는 단계; (f) 상기 캐패시터 전압을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 구하는 단계; 및 (g) 상기 (e) 단계 및 상기 (f) 단계를 반복하는 단계를 더 구비하는 제어 방법
32 32
입력 전류 중 일부분을 상쇄시키는 옵셋 전류를 제공하는 가변 전류원; 및 상기 입력 전류 중 상기 옵셋 전류에 의하여 상쇄되고 남은 나머지 전류가 충전되는 캐패시터; 및 상기 캐패시터의 일단의 전압-이하 상기 캐패시터의 상기 일단의 전압을 캐패시터 전압이라 함-에 대응하는 디지털 신호를 출력하는 전압 ADC를 구비하는 전류 아날로그-디지털 변환기의 제어 방법에 있어서, (a) 상기 가변 전류원이 초기의 상기 옵셋 전류를 제공하는 단계; (b) 상기 캐패시터를 리셋하는 단계; (c) 상기 캐패시터 전압에 대응하는 상기 디지털 신호를 구하는 단계; (d) 상기 디지털 신호에 따라 상기 옵셋 전류를 변경하는 단계; (e) 상기 캐패시터를 리셋하는 단계; (f) 상기 캐패시터 전압을 샘플링하고, 상기 샘플링된 전압에 대응하는 상기 디지털 신호를 구하는 단계; (g) 상기 (f) 단계 이후에 수행되며, 상기 디지털 신호에 따라 상기 옵셋 전류를 한 단계 증가, 한 단계 감소 또는 유지시키는 단계; 및 (h) 상기 (e) 단계 내지 상기 (g) 단계를 반복하는 단계를 구비하는 제어 방법
33 33
삭제
34 34
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.