맞춤기술찾기

이전대상기술

송수신 칩을 위한 디지털 회로

  • 기술번호 : KST2014045634
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 송수신 칩을 위한 디지털 회로에 관한 것으로서, 특히 본 발명의 디지털 회로는 초고주파 집적회로를 구현하는데 사용되는 GaAs 화합물 반도체 공정을 사용하여 설계하였다. 따라서 송수신 칩을 구성하는 초고주파 집적회로와 함께 집적할 수 있는 장점이 있다. 또한, 본 발명의 디지털 회로는 송수신 칩에 집적되므로 송수신 모듈의 크기와 무게를 줄여 시스템의 소형화와 경량화가 가능하다.
Int. CL H04B 1/40 (2006.01) H03K 17/687 (2006.01) H03K 19/0175 (2006.01)
CPC H03K 19/0175(2013.01) H03K 19/0175(2013.01) H03K 19/0175(2013.01)
출원번호/일자 1020100130227 (2010.12.17)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2012-0068553 (2012.06.27) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 취하
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 주인권 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김용인 대한민국 서울특별시 송파구 올림픽로 ** (잠실현대빌딩 *층)(특허법인(유한)케이비케이)
2 박영복 대한민국 서울특별시 강남구 논현로**길 **, *층(역삼동, 삼화빌딩)(특허법인 두성)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2010.12.17 수리 (Accepted) 1-1-2010-0835861-73
2 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2013.01.22 수리 (Accepted) 1-1-2013-0063343-07
3 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2013.08.28 수리 (Accepted) 1-1-2013-0784803-64
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
TTL 레벨의 선택 신호를 입력받아 DCFL 레벨의 선택 신호를 출력하는 제1 레벨 시프터;다중 비트의 디지털 초고주파 위상 변위기 또는 다중 비트의 디지털 초고주파 감쇠기를 제어하기 위한 정보를 담고 있는 TTL 레벨의 디지털 입력 데이터 신호를 DCFL 레벨로 변환하여 출력하는 제2 레벨 시프터;상기 제2 레벨 시프터에서 DCFL 레벨로 변환된 디지털 입력 데이터 신호를 순차적으로 저장하는 복수개의 D 플립플롭;상기 제1 레벨 시프터에서 출력되는 선택 신호에 의해 상기 복수개의 D 플립플롭의 출력 신호를 선택적으로 출력하는 복수개의 멀티플렉서; 및상기 멀티플렉서에 의해 선택된 신호를 RFSW 신호로 변환하여 상기 디지털 초고주파 위상 변위기 또는 다중 비트의 디지털 초고주파 감쇠기의 제어 신호로 출력시키는 제3 레벨 시프터;를 포함하는 송수신 칩을 위한 디지털 회로
2 2
제1항에 있어서, 상기 디지털 회로는,VEE 전원을 입력 받아서 상기 디지털 회로를 동작시키는 데 필요한 전원을 출력시키는 전압 분배기;를 더 포함하는 것을 특징으로 하는 송수신 칩을 위한 디지털 회로
3 3
제1항에 있어서, 상기 디지털 회로는,송수신 칩의 송신 모드와 수신 모드를 변환하기 위해 사용되는 초고주파 스위치를 제어하기 위한 T/R 신호를 DCFL 레벨로 변환시키는 제1 레벨 시프터;를 더 포함하는 것을 특징으로 하는 송수신 칩을 위한 디지털 회로
4 4
제1항에 있어서, 상기 디지털 회로는,TTL 레벨의 클록 신호를 입력받아 DCFL 레벨로 변환시켜, 상기 D 플립플롭의 동작 클록으로 입력시키는 제2 레벨 시프터;를 더 포함하는 것을 특징으로 하는 송수신 칩을 위한 디지털 회로
5 5
제1항에 있어서, 상기 멀티플렉서는,상기 복수의 D 플립플롭 중에서 홀수 번째 데이터 신호 또는 짝수 번째 데이터 신호를 선택적으로 출력시키는 것을 특징으로 하는 송수신 칩을 위한 디지털 회로
6 6
제1항에 있어서, 상기 디지털 회로는,상기 송수신 칩을 구성하는 초고주파 집적회로와 함께 GaAs 화합물 반도체 공정으로 제조되는 것을 특징으로 하는 송수신 칩을 위한 디지털 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 방송통신위원회 한국전자통신연구원 정보통신산업원천기술개발사업 통해기위성 Ka 대역 통신탑재체 우주인증 및 실용화 검증기술 개발