맞춤기술찾기

이전대상기술

능동행렬 디스플레이 패널 내 데이터 드라이버 집적을위한 아날로그 버퍼회로

  • 기술번호 : KST2015158999
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 아날로그 버퍼회로에 관한 것으로, 제1 전원전압(VDD)을 수신하며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제1 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 직렬 접속되며, 제2 전원전압(VSS)을 수신하는 제2 트랜지스터와; 입력전압을 수신하고, 상기 타이밍 제어부에 의해 제어되며, 노드 B에서 자신의 드레인 전극과 상기 제2 트랜지스터의 게이트 전극이 접속된 제3 트랜지스터와; 타이밍 제어부에 의해 제어되며, 소스 전극이 상기 노드 A에 접속된 제4 트랜지스터와; 상기 타이밍 제어부에 의해 제어되며, 상기 제1 전원전압(VDD)과 상기 노드 B 사이에 소스/드레인 전류통로가 접속된 제5 트랜지스터와; 상기 제1 전원전압(VDD)과 출력단 사이에 접속된 커패시터를 포함하며, 상기 출력단에서의 전압은 상기 입력전압과 함수관계에 있음을 특징으로 한다. 박막트랜지스터, 아날로그 버퍼회로, 포화영역, 함수관계
Int. CL G09G 3/30 (2006.01) G09G 3/20 (2006.01) G09G 3/36 (2006.01)
CPC G09G 3/20(2013.01) G09G 3/20(2013.01) G09G 3/20(2013.01) G09G 3/20(2013.01) G09G 3/20(2013.01)
출원번호/일자 1020040095023 (2004.11.19)
출원인 재단법인서울대학교산학협력재단
등록번호/일자 10-0608249-0000 (2006.07.26)
공개번호/일자 10-2006-0055855 (2006.05.24) 문서열기
공고번호/일자 (20060802) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2004.11.19)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 한민구 대한민국 서울특별시 강남구
2 남우진 대한민국 경기도 과천시
3 정상훈 대한민국 서울특별시 동작구
4 이재훈 대한민국 서울특별시 서초구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이건주 대한민국 서울 종로구 명륜동*가 ***-* 미화빌딩 이건주특허법률사무소

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2004.11.19 수리 (Accepted) 1-1-2004-0539383-98
2 보정요구서
Request for Amendment
2004.11.27 발송처리완료 (Completion of Transmission) 1-5-2004-0081660-69
3 서지사항 보정서
Amendment to Bibliographic items
2004.12.03 수리 (Accepted) 1-1-2004-0570858-45
4 선행기술조사의뢰서
Request for Prior Art Search
2006.01.16 수리 (Accepted) 9-1-9999-9999999-89
5 선행기술조사보고서
Report of Prior Art Search
2006.02.10 수리 (Accepted) 9-1-2006-0007746-13
6 의견제출통지서
Notification of reason for refusal
2006.02.28 발송처리완료 (Completion of Transmission) 9-5-2006-0127331-43
7 명세서등보정서
Amendment to Description, etc.
2006.04.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0296830-97
8 의견서
Written Opinion
2006.04.27 수리 (Accepted) 1-1-2006-0296835-14
9 등록결정서
Decision to grant
2006.06.29 발송처리완료 (Completion of Transmission) 9-5-2006-0379883-11
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.01.29 수리 (Accepted) 4-1-2008-5015497-73
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.22 수리 (Accepted) 4-1-2014-5100909-62
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.03.20 수리 (Accepted) 4-1-2015-5036045-28
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
데이터 드라이버와, 상기 데이터 드라이버를 제어하기 위하여 아날로그 전압을 인가받아 출력단에 출력전압을 내보내는 제어신호인 EN 신호와 아날로그 버퍼회로의 동작을 정지시키는 OFF 신호로 구성되는 타이밍 제어부를 구비하는 능동구동 디스플레이 장치의 구동을 위한 아날로그 버퍼회로에 있어서,제1 전원전압(VDD)을 소스 전극을 통하여 수신하며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제1 트랜지스터와;제2 전원전압(VSS)을 드레인 전극을 통하여 수신하며, 노드 A에서 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 직렬 접속되고, 노드 B에서 게이트 전극이 접속되는 제2 트랜지스터와;입력전압을 수신하고, 상기 타이밍 제어부의 EN 신호에 의해 제어되며, 노드 B에서 자신의 드레인 전극과 상기 제2 트랜지스터의 게이트 전극이 접속된 제3 트랜지스터와;상기 타이밍 제어부의 EN 신호에 의해 제어되며, 소스 전극이 상기 노드 A에 접속되며, 드레인 전극이 출력단에 접속된 제4 트랜지스터와;상기 타이밍 제어부의 OFF 신호에 의해 제어되며, 상기 제1 전원전압(VDD)과 상기 노드 B 사이에 소스/드레인 전류통로가 접속된 제5 트랜지스터와;상기 제1 전원전압(VDD)과 출력단 사이에 접속된 커패시터를 포함함을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
2 2
제 1 항에 있어서, 상기 출력전압과 상기 입력전압은 하기 수학식 1과 같이 정의되는 함수관계가 있음을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
3 3
제 1 항에 있어서, 상기 제 5 트랜지스터는 상기 데이터 라인의 충전완료 후 전력소모를 줄이기 위해 상기 제1 및 제2 트랜지스터의 전류흐름을 차단함을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
4 4
제 1 항에 있어서, 상기 제 1 트랜지스터는 게이트 전극이 상기 노드 A에서 드레인 전극과 접속되지 않고 바이어스 신호에 의해 제어됨을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
5 5
제 4 항에 있어서, 상기 출력전압과 상기 입력전압은 하기 수학식 2와 같이 정의되는 함수관계가 있음을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
6 5
제 4 항에 있어서, 상기 출력전압과 상기 입력전압은 하기 수학식 2와 같이 정의되는 함수관계가 있음을 특징으로 하는 능동행렬 디스플레이 패널 내 데이터 드라이버 집적을 위한 아날로그 버퍼회로
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.