맞춤기술찾기

이전대상기술

리소스 공유 및 파이프 라이닝 구성을 갖는 재구성가능배열구조

  • 기술번호 : KST2015160287
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 재구성가능 배열 구조에서의 리소스 공유 및 파이프라이닝에 관한 것이다. 본 발명은, 배열 구조 내의 모든 프로세싱 요소에 동일한 기능 리소스(functional resource)를 구현시키는 대신, 각각의 행 및/또는 열에 배열된 프로세싱 요소들 간에 기능 리소스를 공유하도록 구성함으로써 설계시 필요한 전체 리소스의 개수를 줄이고, 나아가 상기 공유 리소스를 파이프라이닝 시킴으로써 면적 및 지연시간의 측면에서 더욱 효율적인 설계를 할 수 있는 리소스 공유 및 파이프 라이닝 구성을 갖는 재구성 가능 배열구조에 관한 것이다. 본 발명에 의한 리소스 공유 및 파이프라이닝 방법은 특정 응용 영역(application domain)에 따라 최적화된 재구성가능 배열 구조를 제안하며, 성능을 향상시키고, 전체 리소스의 개수를 줄임으로써 제조 비용을 절감하는 효과가 있다. 리소스 공유, 파이프라이닝, 재구성가능 배열 구조
Int. CL G06F 9/38 (2006.01) G06F 13/00 (2006.01)
CPC G06F 9/38(2013.01) G06F 9/38(2013.01)
출원번호/일자 1020050011451 (2005.02.07)
출원인 재단법인서울대학교산학협력재단
등록번호/일자 10-0722428-0000 (2007.05.21)
공개번호/일자 10-2006-0090512 (2006.08.11) 문서열기
공고번호/일자 (20070529) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2005.02.07)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최기영 대한민국 서울 서초구
2 정진용 대한민국 서울 관악구
3 마영란 대한민국 서울 관악구
4 김윤진 대한민국 서울 송파구
5 박철수 대한민국 서울 관악구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김 순 영 대한민국 서울특별시 종로구 종로*길 **, **층 케이씨엘특허법률사무소 (수송동, 석탄회관빌딩)
2 김영철 대한민국 서울특별시 종로구 종로*길 **, **층 케이씨엘특허법률사무소 (수송동, 석탄회관빌딩)
3 이준서 대한민국 서울특별시 종로구 종로*길 ** **층 케이씨엘특허법률사무소 (수송동, 석탄회관빌딩)(법무법인케이씨엘)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2005.02.07 수리 (Accepted) 1-1-2005-0072846-95
2 의견제출통지서
Notification of reason for refusal
2006.07.27 발송처리완료 (Completion of Transmission) 9-5-2006-0434617-18
3 지정기간연장신청서
Request for Extension of Designated Period
2006.09.25 수리 (Accepted) 1-1-2006-0690750-74
4 명세서등보정서
Amendment to Description, etc.
2006.10.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0782761-56
5 의견서
Written Opinion
2006.10.27 수리 (Accepted) 1-1-2006-0782765-38
6 등록결정서
Decision to grant
2007.03.29 발송처리완료 (Completion of Transmission) 9-5-2007-0169856-19
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.01.29 수리 (Accepted) 4-1-2008-5015497-73
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.22 수리 (Accepted) 4-1-2014-5100909-62
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.03.20 수리 (Accepted) 4-1-2015-5036045-28
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
리소스 공유 및 파이프 라이닝 구성을 갖는 재구성 가능 배열구조를 포함하는 하드웨어 장치로서, 제1 데이터 버스를 통해 각각 피연산자를 수신하는 둘 이상의 프로세싱 요소(12); 제2 데이터 버스(13)를 통해 상기 각 프로세싱 요소(12)와 일대일로 연결되어 상기 제2 데이터 버스(13)를 통해 연결된 프로세싱 요소(12)로부터 상기 피연산자를 수신하는 둘 이상의 버스스위치(16); 제3 데이터 버스(15)를 통해 상기 둘 이상의 버스스위치(16)와 연결되어, 상기 둘 이상의 버스스위치(16) 중 어느 하나의 버스스위치(16)로부터 상기 피연산자를 수신하여 연산을 수행하는 둘 이상의 공유 리소스(14); 및상기 각 버스스위치(16)가 상기 둘 이상의 공유 리소스(14) 중에서 어느 하나의 공유 리소스(14)로 상기 피연산자를 전송할 수 있도록 하기 위한 제어신호를 상기 각 버스스위치(16)에 전송하는 구성캐시(18)를 포함하는 것을 특징으로 하는 하드웨어 장치
2 2
제 1 항에 있어서, 상기 공유 리소스(14)는, 레지스터가 삽입되어 리소스 파이프라인 처리된 것을 특징으로 하는 하드웨어 장치
3 3
제 1 항에 있어서, 상기 공유 리소스(14)는 곱셈기(multiplier)인 것을 특징으로 하는 하드웨어 장치
4 4
제 1 항에 있어서, 상기 구성캐시(18)는 상기 버스 스위치(16)와 직접 연결된 제어선을 통해 상기 버스스위치(16)가 어느 공유 리소스(14)로 피연산자를 전송할 것인지를 제어하는 것을 특징으로 하는 하드웨어 장치
5 5
제 1 항에 있어서, 상기 구성캐시(18)와 상기 프로세싱 요소(12)는 일대일 연결된 것을 특징으로 하는 하드웨어 장치
6 6
제 1 항에 있어서, 다중 읽기/쓰기 데이터 버스(multiple read/write data bus)를 가지는 데이터 메모리를 더 포함하는 것을 특징으로 하는 하드웨어 장치
7 7
제 1 항에 있어서, 상기 둘 이상의 프로세싱 요소(12)는 j행×k열로 배열되고(단, 상기 j, k는 각각 1 이상의 자연수), 상기 j행×k열로 배열된 프로세싱 요소(12)들 중에서 동일한 행 또는 동일한 열에 배열된 프로세싱 요소(12)들은 동일한 리소스(14)를 공유하는 것을 특징으로 하는 하드웨어 장치
8 8
제 1 항에 있어서, 상기 프로세싱 요소(12)와 상기 버스스위치(16)를 연결하는 상기 제2 데이터 버스(13)는, 두 개의 n 비트 버스 및 하나의 2n 비트 버스를 포함하여 구성되는 것을 특징으로 하는 하드웨어 장치
9 9
제 1 항에 있어서, 상기 버스스위치(16)와 상기 공유리소스(14)를 연결하는 상기 제3 데이터 버스(15)는, 두 개의 n 비트 버스 및 하나의 2n 비트 버스를 포함하여 구성되는 것을 특징으로 하는 하드웨어 장치
10 10
삭제
11 10
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.