맞춤기술찾기

이전대상기술

교차 결합된 상보형 트랜지스터와 트랜스포머 커플링을 이용한 주입동기 주파수 분배기(INJECTION-LOCKED FREQUENCY DIVIDER USING CROSS-COUPLED COMPLEMENTARY TRANSISTORS AND TRANSFORMER COUPLING)

  • 기술번호 : KST2017000778
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 주입동기 주파수 분배기는 1차 코일단과 2차 코일단이 상호 인덕턴스로 결합되어 있는 트랜스포머, 드레인이 상기 1차 코일단의 일단에 연결되고, 소스가 전원에 연결되는 PMOS 트랜지스터, 드레인이 상기 1차 코일단의 타단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 PMOS 트랜지스터의 드레인에 연결되는 NMOS 트랜지스터, 드레인이 상기 2차 코일단과 연결되고, 게이트가 상기 PMOS 트랜지스터 및 상기 NMOS 트랜지스터의 게이트와 각각 연결되고, 소스가 접지에 연결되며, 드레인에 출력단이 형성되어 있는 한 쌍의 피드백(Feedback) 트랜지스터 및 상기 1차 코일단과 병렬로 연결되며, 게이트에 입력신호가 입력되는 입력 트랜지스터를 포함하며, 상기 PMOS 트랜지스터는 게이트가 상기 NMOS 트랜지스터의 드레인과 연결되어 있으며, 상기 NMOS 트랜지스터와 상호 결합되어 있다. 본 발명에 의하면, 트랜스포머 커플링을 이용하여 발진 코어에서 인덕터와 트랜지스터의 기생 커패시터와 로드 커패시터의 영향을 줄여서, 고주파수에서 동작이 가능하다는 효과가 있다.
Int. CL
CPC H03B 5/1296(2013.01)
출원번호/일자 1020150097305 (2015.07.08)
출원인 충북대학교 산학협력단
등록번호/일자
공개번호/일자 10-2017-0006538 (2017.01.18) 문서열기
공고번호/일자 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2015.07.08)
심사청구항수 2

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 홍종필 대한민국 세종특별자치시 달빛로 ***, *
2 권혁태 대한민국 충청북도 청주시 서원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김정현 대한민국 서울특별시 강남구 역삼로 ***, *층 (역삼동, 신명빌딩)(한맥국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2015.07.08 수리 (Accepted) 1-1-2015-0662695-60
2 선행기술조사의뢰서
Request for Prior Art Search
2016.04.11 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2016.06.10 수리 (Accepted) 9-1-2016-0025678-63
4 의견제출통지서
Notification of reason for refusal
2016.07.20 발송처리완료 (Completion of Transmission) 9-5-2016-0523728-99
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2016.08.18 수리 (Accepted) 1-1-2016-0802861-28
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2016.08.18 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2016-0802860-83
7 등록결정서
Decision to grant
2016.11.25 발송처리완료 (Completion of Transmission) 9-5-2016-0851253-63
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
삭제
3 3
1차 코일단과 2차 코일단이 상호 인덕턴스로 결합되어 있는 트랜스포머;드레인이 상기 1차 코일단의 일단에 연결되고, 소스가 전원에 연결되는 PMOS 트랜지스터;드레인이 상기 1차 코일단의 타단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 PMOS 트랜지스터의 드레인에 연결되는 NMOS 트랜지스터;드레인이 상기 2차 코일단과 연결되고, 게이트가 상기 PMOS 트랜지스터 및 상기 NMOS 트랜지스터의 게이트와 각각 연결되고, 소스가 접지에 연결되며, 드레인에 출력단이 형성되어 있는 한 쌍의 피드백(Feedback) 트랜지스터; 및상기 1차 코일단과 병렬로 연결되며, 게이트에 입력신호가 입력되는 입력 트랜지스터를 포함하며,상기 PMOS 트랜지스터는 게이트가 상기 NMOS 트랜지스터의 드레인과 연결되어 있으며, 상기 NMOS 트랜지스터와 상호 결합되어 있고, 상기 한 쌍의 피드백 트랜지스터는 NMOS 트랜지스터로서, 드레인이 상기 2차 코일단의 일단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 PMOS 트랜지스터의 게이트에 연결되는 제1 피드백 트랜지스터와, 드레인이 상기 2차 코일단의 타단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 NMOS 트랜지스터의 게이트에 연결되는 제2 피드백 트랜지스터로 이루어지고, 상기 2차 코일단의 공통노드는 전원에 연결되고, 상기 2차 코일단을 통해 상기 한 쌍의 피드백 트랜지스터에 전원이 공급되고, 상기 입력 트랜지스터는 드레인이 상기 PMOS 트랜지스터의 드레인과 상기 1차 코일단의 일단 사이에 연결되고, 소스가 상기 NMOS 트랜지스터의 드레인과 상기 1차 코일단의 타단 사이에 연결되어 있으며, 상기 1차 코일단에 병렬로 연결되는 제1 가변 커패시터와, 상기 2차 코일단에 병렬로 연결되는 제2 가변 커패시터를 더 포함하고, 상기 제1 가변 커패시터와 상기 제2 가변 커패시터의 제어 전압을 조절하는 방식으로 동작 주파수가 제어되며, LC 탱크의 자기 공진 주파수(self-resonant frequency)를 ω0라고 할 때, 상기 입력 트랜지스터의 게이트에 2ω0의 주파수가 입력되면, 출력단에 ω0의 주파수가 고정으로 출력되어 주입동기(Injection locking) 상태가 되는 것을 특징으로 하는 주입동기 주파수 분배기
4 4
1차 코일단과 2차 코일단이 상호 인덕턴스로 결합되어 있는 트랜스포머;드레인이 상기 1차 코일단의 일단에 연결되고, 소스가 전원에 연결되는 PMOS 트랜지스터;드레인이 상기 1차 코일단의 타단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 PMOS 트랜지스터의 드레인에 연결되는 NMOS 트랜지스터;드레인이 상기 2차 코일단과 연결되고, 게이트가 상기 PMOS 트랜지스터 및 상기 NMOS 트랜지스터의 게이트와 각각 연결되고, 소스가 접지에 연결되며, 드레인에 출력단이 형성되어 있는 한 쌍의 피드백(Feedback) 트랜지스터; 및상기 1차 코일단과 병렬로 연결되며, 게이트에 입력신호가 입력되는 입력 트랜지스터를 포함하며,상기 PMOS 트랜지스터는 게이트가 상기 NMOS 트랜지스터의 드레인과 연결되어 있으며, 상기 NMOS 트랜지스터와 상호 결합되어 있고, 상기 한 쌍의 피드백 트랜지스터는 NMOS 트랜지스터로서, 드레인이 상기 2차 코일단의 일단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 PMOS 트랜지스터의 게이트에 연결되는 제1 피드백 트랜지스터와, 드레인이 상기 2차 코일단의 타단에 연결되고, 소스가 접지에 연결되고, 게이트가 상기 NMOS 트랜지스터의 게이트에 연결되는 제2 피드백 트랜지스터로 이루어지고, 상기 2차 코일단의 공통노드는 전원에 연결되고, 상기 2차 코일단을 통해 상기 한 쌍의 피드백 트랜지스터에 전원이 공급되고, 상기 입력 트랜지스터는 소스가 상기 PMOS 트랜지스터의 드레인과 상기 1차 코일단의 일단 사이에 연결되고, 드레인이 상기 NMOS 트랜지스터의 드레인과 상기 1차 코일단의 타단 사이에 연결되어 있으며, 상기 1차 코일단에 병렬로 연결되는 제1 가변 커패시터와, 상기 2차 코일단에 병렬로 연결되는 제2 가변 커패시터를 더 포함하고, 상기 제1 가변 커패시터와 상기 제2 가변 커패시터의 제어 전압을 조절하는 방식으로 동작 주파수가 제어되며, LC 탱크의 자기 공진 주파수(self-resonant frequency)를 ω0라고 할 때, 상기 입력 트랜지스터의 게이트에 2ω0의 주파수가 입력되면, 출력단에 ω0의 주파수가 고정으로 출력되어 주입동기(Injection locking) 상태가 되는 것을 특징으로 하는 주입동기 주파수 분배기
5 5
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 산업통상자원부 충북대학교 산학협력단 연구개발 고급인력지원 사업 Zero-Sum Power 소비를 위한 전력/IT 융복합 고급트랙