맞춤기술찾기

이전대상기술

지연 시간을 가변할 수 있는 탭 지연선을 구비하는 프리엠퍼시스 출력 회로

  • 기술번호 : KST2015112690
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 프리엠퍼시스 출력 회로는 데이터 신호를 제공받아 증폭하고 출력 단자에서 출력하는 메인 드라이버, 상기 메인 드라이버의 출력 단자에 연결된 공유 부하, 지연선 및 상기 지연 신호들을 각각 제공받아 증폭하고, 지연 출력 신호들이 상기 메인 드라이버의 출력 단자에서 합산되도록 연결된 복수의 탭 드라이버들을 포함한다. 상기 지연선은 제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 포함하며, 상기 데이터 신호를 제공받아 상기 지연 시간만큼 상기 데이터 신호를 각각 지연한 지연 신호들을 상기 지연기들마다 각각 출력한다.
Int. CL H03K 19/003 (2006.01)
CPC H03K 19/018521(2013.01) H03K 19/018521(2013.01) H03K 19/018521(2013.01)
출원번호/일자 1020070000970 (2007.01.04)
출원인 한국과학기술원
등록번호/일자 10-0862233-0000 (2008.10.01)
공개번호/일자 10-2008-0064261 (2008.07.09) 문서열기
공고번호/일자 (20081009) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.01.04)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김정호 대한민국 대전 유성구
2 이지왕 대한민국 경기 이천시
3 김진국 대한민국 서울 종로구
4 송익환 대한민국 경기 시흥시
5 조정현 대한민국 대전 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 박영우 대한민국 서울특별시 강남구 논현로 ***, *층 **세기특허법률사무소 (역삼동, 세일빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2007.01.04 수리 (Accepted) 1-1-2007-0009167-15
2 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2007.10.10 수리 (Accepted) 1-1-2007-0727600-25
3 선행기술조사의뢰서
Request for Prior Art Search
2008.02.04 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2008.03.13 수리 (Accepted) 9-1-2008-0014980-13
5 의견제출통지서
Notification of reason for refusal
2008.03.31 발송처리완료 (Completion of Transmission) 9-5-2008-0180124-55
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.05.01 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0315398-23
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2008.05.01 수리 (Accepted) 1-1-2008-0315407-57
8 등록결정서
Decision to grant
2008.09.29 발송처리완료 (Completion of Transmission) 9-5-2008-0500035-18
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.02.01 수리 (Accepted) 4-1-2013-5019983-17
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5158129-58
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157993-01
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157968-69
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.24 수리 (Accepted) 4-1-2019-5081392-49
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
데이터 신호를 제공받아 증폭하고 출력 단자에서 출력하는 메인 드라이버;상기 메인 드라이버의 출력 단자에 연결된 공유 부하;제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 포함하며, 상기 데이터 신호를 제공받아 상기 지연 시간만큼 상기 데이터 신호를 각각 지연한 지연 신호들을 상기 지연기들마다 각각 출력하는 지연선; 및상기 지연 신호들을 각각 제공받아 증폭하고, 지연 출력 신호들이 상기 메인 드라이버의 출력 단자에서 합산되도록 연결된 복수의 탭 드라이버들을 포함하고, 상기 제어 전압은 지연기마다 독립적으로 인가되거나 모든 지연기에 동일하게 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 회로
2 2
제1항에 있어서, 상기 메인 드라이버 및 상기 탭 드라이버들은 전류 증폭기이고, 상기 공유 부하에 상기 메인 드라이버 및 탭 드라이버들의 합산된 출력 전류가 흘러 프리엠퍼시스된 출력 신호가 생성되는 것을 특징으로 하는 프리엠퍼시스 출력 회로
3 3
제1항에 있어서, 상기 지연기들의 출력과 상기 탭 드라이버의 입력 사이에서 신호의 레벨을 소정의 논리 규격에 맞게 조절할 수 있는 버퍼를 더 포함하는 것을 특징으로 하는 프리엠퍼시스 출력 회로
4 4
삭제
5 5
삭제
6 6
제1항에 있어서, 상기 지연기는 상기 제어 전압에 의해 부하 크기가 조절되는 능동 부하를 가진 전류 모드 논리 회로인 것을 특징으로 하는 프리엠퍼시스 출력 회로
7 7
제6항에 있어서, 상기 능동 부하는 피모스(PMOS) 트랜지스터로 구현된 것을 특징으로 하는 프리엠퍼시스 출력 회로
8 8
데이터 신호를 증폭하여 메인 출력 신호를 생성하는 단계;제어 전압에 따라 각각 지연 시간을 조절할 수 있는 복수의 직렬 연결된 지연기들을 이용하여, 상기 지연기들마다 상기 데이터 신호를 상기 지연 시간만큼 각각 지연한 지연 신호들을 각각 출력하는 단계;상기 지연 신호들을 각각 증폭하여 지연 출력 신호들을 생성하는 단계; 및상기 메인 출력 신호와 상기 지연 출력 신호들을 합산하여 프리엠퍼시스 출력 신호를 생성하는 단계를 포함하고, 상기 제어 전압은 지연기마다 독립적으로 인가되거나 모든 지연기에 동일하게 인가되는 것을 특징으로 하는 프리엠퍼시스 출력 방법
9 9
제8항에 있어서, 상기 메인 출력 신호는 상기 데이터 신호를 전류 증폭한 것이고, 지연 출력 신호들은 상기 지연 신호들을 각각 전류 증폭한 것임을 특징으로 하는 프리엠퍼시스 출력 방법
10 10
제8항에 있어서, 상기 데이터 신호 또는 상기 지연 신호들의 레벨을 소정의 논리 규격에 맞게 조절하는 단계를 더 포함하는 것을 특징으로 하는 프리엠퍼시스 출력 방법
11 11
삭제
12 12
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.