맞춤기술찾기

이전대상기술

GPIO 신호와 SMI 신호의 정합 장치 및 방법, 이를이용한 홈 서버

  • 기술번호 : KST2015080961
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 인텔 x86 기반의 홈 서버 장비에서 네트워크 분배 및 QoS 기능을 적용하기 위해 요구되는 SMI 기반의 이더넷 스위치를 수용할 수 있도록 하기 위한 GPIO 신호와 SMI 신호의 정합 장치 및 방법, 이를 이용한 홈 서버에 관한 것으로서, SMI를 지원하지 않는 CPU에서 SMI 기반의 이더넷 스위치를 대부분의 CPU에 구비된 GPIO를 이용하여 SMI 정합 기능을 제공함으로써, 단순한 이더넷 정합기능이 아닌 여러 포트의 네트워크 분배 기능과 QoS 기능을 홈 서버에 제공할 수 있게 한다.x86, GPIO, SMI, 이더넷 스위치, 홈 서버, QoS,
Int. CL G06F 1/00 (2006.01) G06F 15/16 (2006.01)
CPC H04L 41/046(2013.01) H04L 41/046(2013.01) H04L 41/046(2013.01)
출원번호/일자 1020050119126 (2005.12.07)
출원인 한국전자통신연구원
등록번호/일자 10-0779212-0000 (2007.11.19)
공개번호/일자 10-2007-0059805 (2007.06.12) 문서열기
공고번호/일자 (20071126) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.02.09)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최창식 대한민국 대전 유성구
2 박완기 대한민국 대전 유성구
3 정연쾌 대한민국 대전 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인씨엔에스 대한민국 서울 강남구 언주로 **길 **, 대림아크로텔 *층(도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 대한민국(산업통상자원부장관) 세종특별자치시 한누리대
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2005.12.07 수리 (Accepted) 1-1-2005-0715983-91
2 출원심사청구서
Request for Examination
2006.02.09 수리 (Accepted) 1-1-2006-0097697-42
3 선행기술조사의뢰서(내부)
Request for Prior Art Search (Inside)
2007.01.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2007.03.30 발송처리완료 (Completion of Transmission) 9-6-2007-0012310-34
5 의견제출통지서
Notification of reason for refusal
2007.06.27 발송처리완료 (Completion of Transmission) 9-5-2007-0353823-29
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2007.08.09 수리 (Accepted) 1-1-2007-0578316-12
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2007.08.09 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0578317-57
8 등록결정서
Decision to grant
2007.11.12 발송처리완료 (Completion of Transmission) 9-5-2007-0603548-10
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
홈 서버의 전체 동작을 제어하며, GPIO를 통해 이더넷 스위치용 제어신호를 입출력하여 네트워크 분배 및 QoS 기능을 제어하는 CPU;상기 CPU의 이더넷 스위치용 GPIO 신호와 SMI 신호를 정합하여, 상기 CPU의 데이터를 후술하는 SMI 기반 이더넷 스위치로 출력하고, 상기 SMI 기반 이더넷 스위치로부터 데이터를 읽어 CPU로 전달하는 GPIO-SMI 정합부;상기 GPIO-SMI 정합부를 통해 상기 CPU와 제어신호를 교환하여, 네트워크 분배 기능과 QoS 기능을 수행하는 SMI 기반 이더넷 스위치를 포함하는 홈 서버
2 2
제1항에 있어서, 상기 CPU는CPU의 기본 기능인 홈 서버의 전체 동작 제어를 수행하고, 이더넷 스위치의 제어를 위하여 데이터 출력 및 입력을 요구하는 마이크로프로세서; 및상기 마이크로프로세서와 주변 기기 간에 정합을 수행하며, 상기 마이크로프로세서의 요구에 따라서 상기 GPIO-SMI 정합부로 이더넷 스위치용 GPIO 신호를 출력하거나 읽어오는 I/O 콘트롤러 허브를 포함하는 것을 특징으로 하는 홈 서버
3 3
제1항 또는 제2항에 있어서, 상기 이더넷 스위치용 GPIO 신호는, SMI 클럭신호(MDC_CPU)를 인가하기 위한 클럭신호(GPIO_CLK)와, 이더넷 스위치로 전달되는 출력 데이터(GPIO_DOUT)와, 이더넷 스위치로부터 읽어온 입력 데이터(GPIO_DIN)와, 이더넷 스위치로 데이터를 출력할지 이더넷 스위치로부터 데이터를 읽어올지를 나타내는 입출력 방향 결정용 제어신호(GPIO_DIR)로 이루어지는 것을 특징으로 하는 홈 서버
4 4
제3항에 있어서, 상기 I/O 콘트롤러 허브는이더넷 스위치로의 데이타 출력이 요구되면, 대응하는 입출력 방향 결정용 제어 신호를 출력함과 동시에, 클럭 신호가 로우 레벨일 때 마다 1비트의 제어 데이터를 출력하여 클럭 신호가 하이 레벨일 때까지 유지시키고, 이더넷 스위치로부터의 데이타를 읽어올 것이 요구되면, 대응하는 입출력 방향 결정용 제어 신호를 출력함과 동시에, 클럭 신호의 상승 시점에서 1 비트의 제어 데이터를 읽어오는 GPIO 디바이스 드라이버를 포함하는 것을 특징으로 하는 홈 서버
5 5
제3항에 있어서, 상기 GPIO-SMI 정합부는상기 GPIO의 클럭신호(GPIO_CLK)를 SMI 클럭신호(MDC_CPU)로 정합하여 인가하고, 상기 GPIO의 입력 데이터(GPIO_DIN)와 GPIO의 출력 데이터(GPIO_DOUT)를 GPIO의 입출력 방향 결정용 제어신호에 따라서 선택적으로 SMI 양방향 신호(MDIO_CPU)로 정합하는 것을 특징으로 하는 홈 서버
6 6
제3항에 있어서, 상기 GPIO-SMI 정합부는상기 GPIO의 입출력 방향 결정용 제어 신호를 입력받는 인버터;상기 인버터의 출력신호에 따라 턴온되어 상기 GPIO의 출력 데이터(GPIO_DOUT)를 SMI 양방향 신호(MDIO_CPU)로 출력하는 제1 방향성 버퍼;상기 GPIO 입출력 방향 결정용 제어신호에 따라서 턴온되어, 상기 SMI 양방향 신호(MDIO_CPU)를 상기 GPIO 입력 데이터(GPIO_DIN)로 전달하는제2 방향성 버퍼를 포함하는 것을 특징으로 하는 홈 서버
7 7
GPIO 클럭 신호를 SMI 클럭 신호(MDC_CPU)로 인가하는 제1 연결부;GPIO의 입출력 방향 결정용 제어 신호를 입력받는 인버터;상기 인버터의 출력신호에 따라 턴온되어 GPIO의 출력 데이터를 SMI 양방향 신호로 출력하는 제1 방향성 버퍼;상기 GPIO 입출력 방향 결정용 제어신호에 따라서 턴온되어, 상기 SMI 양방향 신호를 GPIO 입력 데이터로 출력하는 제2 방향성 버퍼를 포함하는 것을 특징으로 하는 GPIO 신호와 SMI 신호의 정합 장치
8 8
GPIO 입출력 신호를 SMI 양방향 신호와 정합시키는 GPIO 신호와 SMI 신호의 정합 방법에 있어서,데이타 출력이 요구되면, 클럭 신호가 로우 레벨일 때마다 1 비트의 GPIO 출력 데이타를 SMI 양방향 신호로 출력하여 클럭 신호가 하이 레벨일 때까지 유지시키는 단계; 및데이터 입력이 요구되면, 클럭 신호의 상승 시점마다 1비트의 SMI 양방향 신호를 GPIO 입력 신호로 읽어오는 단계를 포함하는 것을 특징으로 하는 GPIO 신호와 SMI 신호의 정합 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.