맞춤기술찾기

이전대상기술

명령어 캐시의 구동 방법, 이를 이용하는 명령어 캐시 및 이를 포함하는 데이터 처리 장치

  • 기술번호 : KST2015116828
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 복수의 라인들을 포함하며 라인 단위로 명령어들을 출력하는 명령어 캐시의 구동 방법에서는, 복수의 라인들 중에서 제1 라인에 저장된 제1 명령어 그룹을 출력한다. 제1 명령어 그룹이 분기 명령어를 포함하는 경우에, 분기 명령어에 상응하는 목표 명령어(가 저장된 제2 라인의 일부 및 제2 라인과 인접하는 제3 라인의 일부에 저장된 제2 명령어 그룹을 출력한다. 제1 명령어 그룹은 연속적인 제1 명령어들을 포함하고, 제2 명령어 그룹은 목표 명령어부터 시작하는 연속적인 제2 명령어들을 포함하며, 제2 명령어 그룹의 크기는 복수의 라인들 중에서 하나의 라인의 크기에 상응한다.
Int. CL G06F 12/08 (2006.01) G06F 9/38 (2006.01) G06F 9/06 (2006.01)
CPC G06F 9/06(2013.01)
출원번호/일자 1020140016621 (2014.02.13)
출원인 한국과학기술원
등록번호/일자 10-1562910-0000 (2015.10.19)
공개번호/일자 10-2015-0095380 (2015.08.21) 문서열기
공고번호/일자 (20151026) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2014.02.13)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박인철 대한민국 대전광역시 유성구
2 김봉진 대한민국 대전광역시 유성구
3 공병용 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 박영우 대한민국 서울특별시 강남구 논현로 ***, *층 **세기특허법률사무소 (역삼동, 세일빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.02.13 수리 (Accepted) 1-1-2014-0142262-17
2 선행기술조사의뢰서
Request for Prior Art Search
2014.11.06 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2014.12.11 수리 (Accepted) 9-1-2014-0094355-58
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157993-01
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5158129-58
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157968-69
7 의견제출통지서
Notification of reason for refusal
2015.03.24 발송처리완료 (Completion of Transmission) 9-5-2015-0198268-17
8 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2015.05.21 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2015-0489615-69
9 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2015.05.21 수리 (Accepted) 1-1-2015-0489616-15
10 등록결정서
Decision to grant
2015.09.09 발송처리완료 (Completion of Transmission) 9-5-2015-0617338-88
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.24 수리 (Accepted) 4-1-2019-5081392-49
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
삭제
3 3
삭제
4 4
삭제
5 5
삭제
6 6
라인 단위로 명령어(instruction)들을 출력하는 명령어 캐시로서,n(n은 2 이상의 자연수)개의 워드들 및 n개의 AND 게이트들을 각각 구비하는 m(m은 2이상의 자연수)개의 라인들을 포함하는 메모리 어레이;분기 명령어(branch instruction)에 상응하는 목표 명령어(target instruction)에 액세스하기 위한 제1 어드레스에 기초하여, 상기 m개의 라인들 중에서 상기 목표 명령어가 저장된 제1 라인 및 상기 제1 라인과 인접하는 제2 라인을 활성화시키는 복수의 글로벌 워드라인 선택 신호들을 발생하는 글로벌 워드라인 디코더; 및상기 제1 어드레스에 기초하여, 상기 제1 라인에 포함되는 n개의 제1 워드들의 일부 및 상기 제2 라인에 포함되는 n개의 제2 워드들의 일부를 활성화시키는 복수의 로컬 워드라인 선택 신호들을 발생하는 로컬 워드라인 디코더를 포함하고,상기 m개의 라인들 중에서 홀수 번째 라인들은 상기 복수의 로컬 워드라인 선택 신호들을 수신하고, 상기 m개의 라인들 중에서 짝수 번째 라인들은 상기 복수의 로컬 워드라인 선택 신호들의 반전 신호들을 수신하며,상기 글로벌 워드라인 디코더는, 상기 제1 어드레스에 포함된 제1 인덱스 값에 기초하여 제1 내지 제m 선택 신호들을 발생하는 제1 디코딩부; 및 상기 제1 내지 제m 선택 신호들 중에서 두 개에 대한 OR 연산을 수행하여 상기 복수의 글로벌 워드라인 선택 신호들 중에서 제1 내지 제m 글로벌 워드라인 선택 신호들을 각각 발생하는 제1 내지 제m OR 게이트들을 포함하며,상기 로컬 워드라인 디코더는, 상기 제1 어드레스에 포함된 제1 오프셋 값에 기초하여 상기 복수의 로컬 워드라인 선택 신호들 중에서 제1 내지 제n 로컬 워드라인 선택 신호들을 발생하는 제2 디코딩부; 및 상기 제1 내지 제n 로컬 워드라인 선택 신호들을 반전하여 상기 짝수 번째 라인들에 제공하는 복수의 인버터들을 포함하는 명령어 캐시
7 7
삭제
8 8
삭제
9 9
제 6 항에 있어서,상기 제1 라인이 상기 홀수 번째 라인들 중 하나이고 상기 제2 라인이 상기 짝수 번째 라인들 중 하나이며 상기 목표 명령어가 상기 제1 라인의 k(k는 1 이상 n 이하의 자연수)번째 워드에 저장된 경우에, 상기 제1 내지 제n 로컬 워드라인 선택 신호들 중에서 제k 내지 제n 로컬 워드라인 선택 신호가 활성화되는 것을 특징으로 하는 명령어 캐시
10 10
제 9 항에 있어서,상기 제1 라인의 k번째 워드 내지 상기 제1 라인의 n번째 워드에 저장된 명령어들이 먼저 출력되고, 상기 제2 라인의 첫번째 워드 내지 상기 제2 라인의 (k-1)번째 워드에 저장된 명령어들이 나중에 출력되는 것을 특징으로 하는 명령어 캐시
11 11
제 9 항에 있어서,상기 제2 라인의 첫번째 워드 내지 상기 제2 라인의 (k-1)번째 워드에 저장된 명령어들이 먼저 출력되고, 상기 제1 라인의 k번째 워드 내지 상기 제1 라인의 n번째 워드에 저장된 명령어들이 나중에 출력되는 것을 특징으로 하는 명령어 캐시
12 12
제 6 항에 있어서,상기 제1 라인이 상기 짝수 번째 라인들 중 하나이고 상기 제2 라인이 상기 홀수 번째 라인들 중 하나이며 상기 목표 명령어가 상기 제1 라인의 k(k는 1 이상 n 이하의 자연수)번째 워드에 저장된 경우에, 상기 제1 내지 제n 로컬 워드라인 선택 신호들 중에서 제1 내지 제(k-1) 로컬 워드라인 선택 신호가 활성화되는 것을 특징으로 하는 명령어 캐시
13 13
복수의 라인들을 포함하며 라인 단위로 명령어(instruction)들을 출력하는 명령어 캐시; 및상기 명령어들에 기초하여 미리 정해진 작업을 수행하는 적어도 하나의 코어를 포함하고,상기 명령어 캐시는, 상기 복수의 라인들 중에서 제1 라인에 저장된 제1 명령어 그룹을 출력하고, 상기 제1 명령어 그룹이 분기 명령어(branch instruction)를 포함하는 경우에 상기 분기 명령어에 상응하는 목표 명령어(target instruction)가 저장된 제2 라인의 일부 및 상기 제2 라인과 인접하는 제3 라인의 일부에 저장된 제2 명령어 그룹을 출력하며,상기 제1 명령어 그룹은 연속적인 제1 명령어들을 포함하고, 상기 제2 명령어 그룹은 상기 목표 명령어부터 시작하는 연속적인 제2 명령어들을 포함하고, 상기 제2 명령어 그룹의 크기는 상기 복수의 라인들 중에서 하나의 라인의 크기에 상응하고,상기 명령어 캐시는, n(n은 2 이상의 자연수)개의 워드들 및 n개의 AND 게이트들을 각각 구비하는 m(m은 2이상의 자연수)개의 라인들을 포함하는 메모리 어레이; 상기 목표 명령어에 액세스하기 위한 제1 어드레스에 기초하여, 상기 제2 라인 및 상기 제3 라인을 활성화시키는 복수의 글로벌 워드라인 선택 신호들을 발생하는 글로벌 워드라인 디코더; 및 상기 제1 어드레스에 기초하여, 상기 제2 라인에 포함되는 n개의 제1 워드들의 일부 및 상기 제3 라인에 포함되는 n개의 제2 워드들의 일부를 활성화시키는 복수의 로컬 워드라인 선택 신호들을 발생하는 로컬 워드라인 디코더를 포함하고, 상기 m개의 라인들 중에서 홀수 번째 라인들은 상기 복수의 로컬 워드라인 선택 신호들을 수신하고, 상기 m개의 라인들 중에서 짝수 번째 라인들은 상기 복수의 로컬 워드라인 선택 신호들의 반전 신호들을 수신하며,상기 글로벌 워드라인 디코더는, 상기 제1 어드레스에 포함된 제1 인덱스 값에 기초하여 제1 내지 제m 선택 신호들을 발생하는 제1 디코딩부; 및 상기 제1 내지 제m 선택 신호들 중에서 두 개에 대한 OR 연산을 수행하여 상기 복수의 글로벌 워드라인 선택 신호들 중에서 제1 내지 제m 글로벌 워드라인 선택 신호들을 각각 발생하는 제1 내지 제m OR 게이트들을 포함하며,상기 로컬 워드라인 디코더는, 상기 제1 어드레스에 포함된 제1 오프셋 값에 기초하여 상기 복수의 로컬 워드라인 선택 신호들 중에서 제1 내지 제n 로컬 워드라인 선택 신호들을 발생하는 제2 디코딩부; 및 상기 제1 내지 제n 로컬 워드라인 선택 신호들을 반전하여 상기 짝수 번째 라인들에 제공하는 복수의 인버터들을 포함하는 데이터 처리 장치
14 14
삭제
15 15
제 13 항에 있어서,상기 명령어들을 프리페치(prefetch)하여 상기 적어도 하나의 코어에 제공하는 프리페치부를 더 포함하는 것을 특징으로 하는 데이터 처리 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 산업통상자원부 한국전자통신연구원 산업원천기술개발사업 에너지 스케일러블 벡터 프로세서 선행 기술