맞춤기술찾기

이전대상기술

ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈 및 이의 제어 방법

  • 기술번호 : KST2022007473
  • 담당센터 : 부산기술혁신센터
  • 전화번호 : 051-606-6561
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 32bit 마이크로 프로세서에서 블록 암호 ARIA 연산의 수행 성능을 향상시킬 수 있도록 한 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈 및 이의 제어 방법에 관한 것으로, 명령어 패치,명령어 해석,명령어 실행을 하는 명령어 파이프라인;명령어 파이프라인에 구비되어 명령어 실행을 위한 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 ARIA 연산 모듈;을 포함하고,ARIA 연산 모듈을 통한 ARIA의 암/복호화 기능을 제공하기 위해 ARIA의 치환계층 명령어와 확산계층 명령어의 두가지 종류의 명령어를 32bit 단위 연산 명령어로 제공되고,치환계층 명령어는 ARIA 암/복호화의 짝수 라운드를 위한 명령어와 홀수 라운드를 위한 명령어 두가지를 포함하며, 확산계층은 확산계층의 짝수 서브 라운드를 위한 4종의 명령어와 홀수 서브 라운드를 위한 4종의 명령어를 포함하는 것이다.
Int. CL H04L 9/06 (2006.01.01)
CPC H04L 9/0631(2013.01) H04L 2209/12(2013.01) H04L 2209/16(2013.01) H04L 2209/24(2013.01)
출원번호/일자 1020200158243 (2020.11.23)
출원인 부산대학교 산학협력단
등록번호/일자
공개번호/일자 10-2022-0071048 (2022.05.31) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2020.11.23)
심사청구항수 11

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 부산대학교 산학협력단 대한민국 부산광역시 금정구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김호원 부산광역시 사하구
2 김해용 울산광역시 남구
3 이진재 부산광역시 사상구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 오위환 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)
2 정기택 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)
3 나성곤 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.11.23 수리 (Accepted) 1-1-2020-1259792-34
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
명령어 패치,명령어 해석,명령어 실행을 하는 명령어 파이프라인;명령어 파이프라인에 구비되어 명령어 실행을 위한 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 ARIA 연산 모듈;을 포함하고,ARIA 연산 모듈을 통한 ARIA의 암/복호화 기능을 제공하기 위해 ARIA의 치환계층 명령어와 확산계층 명령어의 두가지 종류의 명령어를 32bit 단위 연산 명령어로 제공되고,치환계층 명령어는 ARIA 암/복호화의 짝수 라운드를 위한 명령어와 홀수 라운드를 위한 명령어 두가지를 포함하며, 확산계층은 확산계층의 짝수 서브 라운드를 위한 4종의 명령어와 홀수 서브 라운드를 위한 4종의 명령어를 포함하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈
2 2
제 1 항에 있어서, 치환계층 2종의 명령어는 ARIA의 2가지 종류의 sbox와 그 역치환을 사용하여 구현되며, 2종의 명령어는 구현된 4개의 sbox 모듈의 제어방식만을 바꾸어 사용하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈
3 3
제 1 항에 있어서, 32-bit 단위 연산 명령어로 지원되기 때문에 한 라운드에 명령어가 4번씩 사용 되어 128-bit 연산을 수행하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈
4 4
제 1 항에 있어서, 확산계층의 8종의 명령어는 ARIA의 확산계층 연산을 위해서 부분 행렬 간의 swap 방식을 사용하고, 각 서브 라운드 마다 32-bit 단위 연산 명령어가 4개씩 사용이 되어 128-bit 연산을 수행하고,이전 서브 라운드의 결과값에 현재의 연산 결과값을 누적시키는 방식으로 4번의 서브 라운드가 지나면 ARIA의 확산계층 연산 결과값이 나오는 구조를 갖는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈
5 5
32-bit 단위 연산을 위한 ARIA 치환 계층 및 확산 계층 명령어 연산을 위하여,ARIA 암/복호화 연산을 위한 라운드 함수 실행은 ARIA의 홀/짝수 라운드를 위한 치환 계층 확장 명령어 연산을 하는 ARIA 암/복호화를 위한 치환 계층 함수 실행 단계;ARIA의 단일 라운드에 대한 홀수 서브 라운드 확산 계층 확장 명령어 연산 및 ARIA의 단일 라운드에 대한 짝수 서브 라운드 확산 계층 확장 명령어 연산을 하는 ARIA 암/복호화를 위한 확산 계층 함수 실행 단계;를 포함하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
6 6
제 5 항에 있어서, 프로세서의 명령어 파이프라인 과정 중 명령어 실행 단계에서 동작하는 블록암호 ARIA 전용 연산 장치에서 ARIA 고속 암/복호화를 지원하는 확장 명령어 셋은, 32-bit 치환 계층 명령어와 32-bit 확산 계층 명령어로 구성되는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
7 7
제 6 항에 있어서, 치환 계층 명령어는 홀수 라운드와 짝수 라운드를 위한 2개의 하위 명령어로 구성되며 확산 계층은 홀수 서브 라운드와 짝수 서브 라운드를 위한 8개의 하위 명령어로 구성되는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
8 8
제 7 항에 있어서, 치환계층 명령어의 경우에는 치환계층 연산을 위해 사용되는 4종류의 SBOX 연산 모듈을 구현하고,홀수 라운드와 짝수 라운드에서 사용되는 서로 다른 유형의 치환계층 연산을 지원하기 위해 멀티플렉싱을 통해 32 비트 단위 연산 명령어가 구현되도록 하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
9 9
제 8 항에 있어서, 치환 계층 명령어를 지원하기 위해서 SBOX의 구현은 S1, S2 두개의 SBOX와 그 역을 포함한 4개의 SBOX로 구성되며,각 SBOX는 하드웨어상으로 단일 모듈로 구현되며 2개의 치환 계층 명령어에서 사용될 때는 내부 제어 신호를 통해 모듈의 입력과 출력이 변경되는 방식으로 동작하는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
10 10
제 6 항에 있어서, 확산 계층 명령어는 홀수 서브 라운드에서 각 4*4 행렬의 연산을 위한 명령어가 하나씩 존재하므로 총 4개의 명령어가 사용되고 짝수 서브 라운드에서도 각 4*4 행렬의 연산을 위한 명령어가 하나씩 존재하므로 총 4개의 명령어가 사용되는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
11 11
제 6 항에 있어서, 한 라운드의 연산을 위해서 홀수 서브 라운드 명령어와 짝수 서브 라운드 명령어가 교대로 사용되는 것을 특징으로 하는 ARIA의 암호화 및 복호화를 지원하는 프로세서용 32bit 확장 명령어 체계를 갖는 하드웨어 모듈의 제어 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 부산대학교 산학협력단 정보보호핵심원천기술개발(R&D) 스마트공장 네트워크 인프라용 보안 칩 및 실시간 제어프로토콜 보안 기술 개발
2 과학기술정보통신부 부산대학교 산학협력단 에너지클라우드기술개발(과기정통부)(R&D) 에너지 클라우드용 양자내성 암호 및 칩, CPS 프로토콜 연동 보안 기술 연구