맞춤기술찾기

이전대상기술

플래시 기반 저장 장치 및 그 카피백 동작 방법

  • 기술번호 : KST2023009904
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 플래시 기반 저장 장치의 플래시 메모리 장치는 복수의 플래시 버스와 복수의 플래시 메모리 칩을 포함하며, 복수의 플래시 메모리 칩 중 둘 이상의 플래시 메모리 칩이 복수의 플래시 버스 중 하나의 플래시 버스에 연결된다. 저장 장치 컨트롤러는 프로세싱 코어 및 복수의 플래시 버스에 각각 연결되는 복수의 플래시 컨트롤러를 포함하며, 각 플래시 컨트롤러는 복수의 플래시 버스 중 대응하는 플래시 버스에 연결된 플래시 메모리 칩에서 읽기 동작 또는 쓰기 동작을 수행하는 플래시 컨트롤러 로직 및 복수의 플래시 컨트롤러 중 다른 플래시 컨트롤러와의 통신을 수행하는 라우터를 포함한다.
Int. CL G06F 12/02 (2018.01.01) G06F 12/121 (2016.01.01) G06F 13/16 (2006.01.01) G06F 12/0882 (2016.01.01)
CPC G06F 12/0246(2013.01) G06F 12/121(2013.01) G06F 13/1673(2013.01) G06F 12/0253(2013.01) G06F 12/0882(2013.01) G06F 2212/7208(2013.01) G06F 2212/7205(2013.01)
출원번호/일자 1020220052357 (2022.04.27)
출원인 한국과학기술원
등록번호/일자
공개번호/일자 10-2023-0152501 (2023.11.03) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2022.04.27)
심사청구항수 20

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김동준 대전광역시 유성구
2 김지호 대전광역시 유성구
3 정명수 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2022.04.27 수리 (Accepted) 1-1-2022-0454209-68
2 특허고객번호 정보변경(경정)신고서·정정신고서
2023.01.31 수리 (Accepted) 4-1-2023-5023571-05
3 특허고객번호 정보변경(경정)신고서·정정신고서
2023.05.04 수리 (Accepted) 4-1-2023-5110236-33
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
복수의 플래시 버스와 복수의 플래시 메모리 칩을 포함하며, 상기 복수의 플래시 메모리 칩 중 둘 이상의 플래시 메모리 칩이 상기 복수의 플래시 버스 중 하나의 플래시 버스에 연결되어 있는 플래시 메모리 장치, 그리고프로세싱 코어 및 복수의 플래시 버스에 각각 연결되는 복수의 플래시 컨트롤러를 포함하며, 각 플래시 컨트롤러는 상기 복수의 플래시 버스 중 대응하는 플래시 버스에 연결된 플래시 메모리 칩에서 읽기 동작 또는 쓰기 동작을 수행하는 플래시 컨트롤러 로직 및 상기 복수의 플래시 컨트롤러 중 다른 플래시 컨트롤러와의 통신을 수행하는 라우터를 포함하는 저장 장치 컨트롤러를 포함하는 플래시 기반 저장 장치
2 2
제1항에서,상기 복수의 플래시 컨트롤러는 네트워크 온 칩(network-on-chip, NoC)으로 연결되는, 플래시 기반 저장 장치
3 3
제1항에서,각 플래시 컨트롤러는 상기 플래시 컨트롤러 로직에서 읽은 페이지에 대해 오류 검출을 수행하거나 오류 정정을 수행하는 오류 정정 부호(error correction code, ECC) 로직을 더 포함하는, 플래시 기반 저장 장치
4 4
제3항에서,가비지 컬렉션 동안 상기 프로세싱 코어가 상기 복수의 플래시 컨트롤러 중 타겟 플래시 컨트롤러로 읽기 명령을 발행하는 경우,상기 타겟 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 복수의 플래시 메모리 칩 중에서 타겟 플래시 메모리 칩으로부터 타겟 페이지를 읽고, 상기 타겟 플래시 컨트롤러의 상기 ECC 로직이 상기 타겟 페이지에 대해 오류 검출을 수행하고,상기 타겟 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 타겟 페이지를 상기 타겟 플래시 메모리 칩의 프리 블록에 기입하는플래시 기반 저장 장치
5 5
제3항에서,가비지 컬렉션 동안 상기 프로세싱 코어가 상기 복수의 플래시 컨트롤러 중 타겟 플래시 컨트롤러로 읽기 명령을 발행하는 경우,상기 타겟 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 복수의 플래시 메모리 칩 중에서 소스 플래시 메모리 칩으로부터 타겟 페이지를 읽고, 상기 타겟 플래시 컨트롤러의 상기 ECC 로직이 상기 타겟 페이지에 대해 오류 검출을 수행하고,상기 대상 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 타겟 페이지를 상기 복수의 플래시 메모리 칩 중에서 목적지 플래시 메모리 칩의 프리 블록에 기입하는플래시 기반 저장 장치
6 6
제3항에서,가비지 컬렉션 동안 상기 프로세싱 코어가 상기 복수의 플래시 컨트롤러 중 소스 플래시 컨트롤러로 읽기 명령을 발행하는 경우,상기 소스 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 복수의 플래시 메모리 칩 중에서 소스 플래시 메모리 칩으로부터 타겟 페이지를 읽고, 상기 소스 플래시 컨트롤러의 상기 ECC 로직이 상기 타겟 페이지에 대해 오류 검출을 수행하고,상기 소스 플래시 컨트롤러의 상기 라우터가 상기 복수의 플래시 컨트롤러 중 목적지 플래시 컨트롤러의 상기 라우터로 상기 타겟 페이지를 전달하고,상기 목적지 플래시 컨트롤러의 상기 플래시 컨트롤러 로직이 상기 타겟 페이지를 상기 복수의 플래시 메모리 칩 중에서 목적지 플래시 메모리 칩의 프리 블록에 기입하는플래시 기반 저장 장치
7 7
제6항에서,상기 소스 플래시 컨트롤러의 상기 라우터는 상기 타겟 페이지를 패킷화하여 패킷을 생성하고, 상기 패킷을 상기 목적지 플래시 컨트롤러의 상기 라우터로 전달하는, 플래시 기반 저장 장치
8 8
제1항에서,상기 복수의 플래시 컨트롤러는 제1 플래시 컨트롤러와 제2 플래시 컨트롤러를 포함하고,상기 저장 장치 컨트롤러는, 상기 제1 플래시 컨트롤러와 상기 제2 플래시 컨트롤러가 공유하며 상기 제1 플래시 컨트롤러 로직 또는 제2 플래시 컨트롤러 로직에서 읽은 페이지에 대해 오류 검출을 수행하거나 오류 정정을 수행하는 오류 정정 부호(error correction code, ECC) 로직을 더 포함하는플래시 기반 저장 장치
9 9
제8항에서,상기 ECC 로직은 상기 제1 플래시 컨트롤러 또는 상기 제2 플래시 컨트롤러에 형성되는, 플래시 기반 저장 장치
10 10
제1항에서,상기 복수의 플래시 컨트롤러는 제1 플래시 컨트롤러와 제2 플래시 컨트롤러를 포함하고,상기 제1 플래시 컨트롤러에서 관리하는 플래시 메모리 칩의 제1 블록과 상기 제2 플래시 컨트롤러에서 관리하는 플래시 메모리 칩의 제2 블록이 슈퍼블록을 구성하며,상기 슈퍼블록에서 상기 제1 블록이 상기 제1 플래시 컨트롤러에서 관리하는 플래시 메모리 칩의 제3 블록으로 변경되는 경우, 상기 제1 플래시 컨트롤러의 상기 라우터는 상기 제1 블록의 어드레스를 상기 제3 블록의 어드레스로 매핑하는 재매핑 테이블을 포함하는플래시 기반 저장 장치
11 11
제1항에서,상기 저장 장치 컨트롤러는 상기 프로세싱 코어와 상기 복수의 플래시 컨트롤러는 연결하는 시스템 버스를 더 포함하는, 플래시 기반 저장 장치
12 12
제11항에서,가비지 컬렉션 동안, 상기 복수의 플래시 컨트롤러는 상기 복수의 플래시 메모리 칩에서 읽은 유효 페이지를 상기 시스템 버스를 통하지 않고 상기 복수의 플래시 메모리 칩의 프리 블록에 기입하는, 플래시 기반 저장 장치
13 13
제1 플래시 버스와 제2 플래시 버스를 포함하는 복수의 플래시 버스, 그리고 상기 제1 플래시 버스에 연결된 복수의 제1 플래시 메모리 칩 및 상기 제1 플래시 버스에 연결된 복수의 제2 플래시 메모리 칩을 포함하는 복수의 플래시 메모리 칩을 포함하는 플래시 메모리 장치에 연결되는 저장 장치 컨트롤러로서,상기 제1 플래시 버스에 연결되어 상기 복수의 제1 플래시 메모리 칩을 관리하는 제1 플래시 컨트롤러 및 상기 제2 플래시 버스에 연결되어 상기 복수의 제1 플래시 메모리 칩을 관리하는 제2 플래시 컨트롤러를 포함하는 복수의 플래시 컨트롤러,상기 복수의 플래시 컨트롤러로 명령을 전달하는 프로세싱 코어, 그리고상기 프로세싱 코어와 상기 복수의 플래시 컨트롤러를 연결하는 시스템 버스를 포함하며,상기 제1 플래시 컨트롤러는 상기 복수의 플래시 컨트롤러 중 다른 플래시 컨트롤러와의 통신에 사용되는 제1 라우터를 포함하고,상기 제2 플래시 컨트롤러는 상기 복수의 플래시 컨트롤러 중 다른 플래시 컨트롤러와의 통신에 사용되는 제2 라우터를 포함하는저장 장치 컨트롤러
14 14
제13항에서,상기 복수의 플래시 컨트롤러는 네트워크 온 칩(network-on-chip, NoC)으로 연결되는, 저장 장치 컨트롤러
15 15
제13항에서,상기 제1 플래시 컨트롤러는 상기 복수의 제1 플래시 메모리 칩으로부터 읽은 페이지에 대해 오류 검출을 수행하거나 오류 정정을 수행하는 제1 오류 정정 부호(error correction code, ECC) 로직을 더 포함하며,상기 제2 플래시 컨트롤러는 상기 복수의 제1 플래시 메모리 칩으로부터 읽은 페이지에 대해 오류 검출을 수행하거나 오류 정정을 수행하는 제2 ECC 로직을 더 포함하는저장 장치 컨트롤러
16 16
제13항에서,상기 제1 플래시 컨트롤러와 상기 제2 플래시 컨트롤러는 오류 검출을 수행하거나 오류 정정을 수행하는 ECC 로직을 공유하는, 저장 장치 컨트롤러
17 17
복수의 플래시 메모리 칩, 상기 복수의 플래시 메모리 칩 중 대응하는 플래시 메모리 칩에 각각 연결되는 복수의 플래시 버스 및 복수의 플래시 버스에 각각 연결되는 복수의 플래시 컨트롤러를 포함하는 플래시 기반 저장 장치의 카피백 동작 방법으로서,상기 복수의 플래시 컨트롤러 중 소스 플래시 컨트롤러로 읽기 명령을 발생하는 단계,상기 소스 플래시 컨트롤러에서 상기 복수의 플래시 버스 중 상기 소스 플래시 컨트롤러에 연결되는 소스 플래시 버스를 통해 상기 복수의 플래시 메모리 칩 중 소스 플래시 메모리 칩으로부터 타겟 페이지를 읽는 단계,상기 소스 플래시 컨트롤러에서 상기 타겟 페이지에 대해 오류 검출을 수행하는 단계, 그리고상기 복수의 플래시 메모리 칩 중 프리 블록에 상기 타겟 페이지를 기입하는 단계를 포함하는 카피백 동작 방법
18 18
제17항에서,상기 프리 블록이 상기 복수의 플래시 메모리 칩 중에서 상기 소스 플래시 버스에 연결된 플래시 메모리 칩에 위치하는 경우, 상기 타겟 페이지를 기입하는 단계는 상기 소스 플래시 컨트롤러에서 상기 소스 플래시 버스를 통해 상기 프리 블록에 상기 타겟 페이지를 기입하는 단계를 포함하는 카피백 동작 방법
19 19
제17항에서,상기 프리 블록이 상기 복수의 플래시 메모리 칩 중에서 상기 소스 플래시 버스와 다른 목적지 플래시 버스에 연결된 플래시 메모리 칩에 위치하는 경우, 상기 타겟 페이지를 기입하는 단계는,상기 소스 플래시 컨트롤러에서 상기 복수의 플래시 컨트롤러 중 목적지 플래시 컨트롤러로 상기 타겟 페이지를 전달하는 단계, 그리고상기 목적지 플래시 컨트롤러에서 상기 목적지 플래시 버스를 통해 상기 프리 블록에 상기 타겟 페이지를 기입하는 단계를 포함하는 카피백 동작 방법
20 20
제19항에서,상기 타겟 페이지를 전달하는 단계는,상기 타겟 페이지를 패킷화하여 패킷을 생성하는 단계, 그리고상기 패킷을 상기 목적지 플래시 컨트롤러로 전달하는 단계를 포함하는 카피백 동작 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.