맞춤기술찾기

이전대상기술

다수의 네이티브 저장구조를 최적 지원하는 정규화된 계층 인메모리 트랜잭션 저장 아키텍쳐: 행 열 테이블, 그래프, 분석 어레이(Normalized Layered In-Memory Transactional Storage Architecture Optimized for Multiple Native Structure: Row and Column Tables, Graphs, Analytic Arrays)

  • 기술번호 : KST2017006071
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 관계형 테이블, 그래프, 분석 어레이 등 다수의 네이티브 저장구조를 지원하는 인메모리 트랜잭션 저장 아키텍쳐에 구축 방법과 해당 아키텍쳐에서 일원화된 트랜잭션 처리를 지원하기 위한 동시성 제어 및 로깅 방법을 제공하기 위한 것으로서, 단일의 아키텍쳐에서 행 열 테이블, 그래프, 분석 어레이 등 다양한 저장구조와 이 저장구조들의 트랜잭션처리를 지원하는 정규화된 계층 인메모리 트랜잭션 저장 아키텍쳐로서, 저장 구조 종류의 수와 상관없이 새로운 저장 구조의 추가가 용이하게 하고 서로 다른 저장 구조 간 연산을 지원하기 위하여, 일원화된 동시성 제어 관리, 로깅, 메모리 관리, 데이터 접근을 제공하는 인터페이스를 포함하는데 있다.
Int. CL G06F 12/08 (2015.12.01) G06F 17/30 (2015.12.01) G06F 9/46 (2015.12.01)
CPC G06F 12/0828(2013.01) G06F 12/0828(2013.01) G06F 12/0828(2013.01)
출원번호/일자 1020150129962 (2015.09.14)
출원인 서울대학교산학협력단
등록번호/일자
공개번호/일자 10-2017-0032127 (2017.03.22) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서울대학교산학협력단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 차상균 대한민국 서울특별시 서초구
2 김성준 대한민국 서울특별시 관악구
3 이일주 대한민국 경기도 과천시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 정기택 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)
2 오위환 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)
3 나성곤 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2015.09.14 수리 (Accepted) 1-1-2015-0893194-59
2 보정요구서
Request for Amendment
2015.09.25 발송처리완료 (Completion of Transmission) 1-5-2015-0149168-69
3 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2015.10.26 수리 (Accepted) 1-1-2015-1037466-52
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.05.13 수리 (Accepted) 4-1-2019-5093546-10
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.05.23 수리 (Accepted) 4-1-2019-5101798-31
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.02 수리 (Accepted) 4-1-2019-5154561-59
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.11.25 수리 (Accepted) 4-1-2020-5265458-48
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
단일의 아키텍쳐에서 행 열 테이블, 그래프, 분석 어레이 등 다양한 저장구조와 이 저장구조들의 트랜잭션처리를 지원하는 정규화된 계층 인메모리 트랜잭션 저장 아키텍쳐로서,저장 구조 종류의 수와 상관없이 새로운 저장 구조의 추가가 용이하게 하고 서로 다른 저장 구조 간 연산을 지원하기 위하여, 일원화된 동시성 제어 관리, 로깅, 메모리 관리, 데이터 접근을 제공하는 인터페이스를 포함하는 인메모리 트랜잭션 저장 아키텍쳐
2 2
페이지드-어레이를 기본 공통 자료구조로 하고, 이를 상속받아 데이터 저장구조를 정의하는 것을 특징으로 하는 인메모리 트랜잭션 저장 아키텍쳐 구축 방법
3 3
제 2 항에 있어서, 페이지드-어레이에서 어레이의 각 슬롯에 대한 동시성 제어를 지원하고 이를 상속받아 정의된 저장 구조들에게 일원화된 동시성 제어 인터페이스를 제공하는 것을 특징으로 하는 인메모리 트랜잭션 저장 아키텍쳐의 동시성 제어 관리 방법
4 4
제 2 항에 있어서, 페이지드-어레이에서 어레이의 각 슬롯에 로깅을 지원하고 이를 상속받아 정의된 저장 구조들에게 일원화된 로깅 인터페이스를 제공하는 것을 특징으로 하는 인메모리 트랜잭션 저장 아키텍쳐의 로깅 방법
5 5
제 2 항에 있어서, 페이지드-어레이에서 페이지 단위의 통일된 메모리 할당 및 해제를 지원하고 이를 상속받아 정의된 저장구조들에게 통합된 메모리 관리를 제공하는 것을 특징으로 하는 인메모리 트랜잭션 저장 아키텍쳐의 메모리 관리 방법
6 6
제 2 항에 있어서, 서로 다른 저장 구조 간 연산을 할 때 저장 구조의 변환 없이 연산이 가능하게 일원화된 데이터 접근 인터페이스를 제공하는 것을 특징으로 하는 인메모리 트랜잭션 저장 아키텍쳐의 데이터 접근 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.