맞춤기술찾기

이전대상기술

선형성 개선을 위한 수동 소자가 결합된 2 단자 소자

  • 기술번호 : KST2021015883
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 일 실시예에 따른 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자는, 2 단자 메모리 소자부; 및 상기 2 단자 메모리 소자부에 결합되어 상기 2 단자 메모리 소자부의 선형성을 개선하는 수동 소자부를 포함하며, 일정한 크기의 입력 펄스가 인가되며, 상기 수동 소자부에 의해 상기 입력 펄스의 크기가 조절되어 상기 2 단자 메모리 소자부에 인가될 수 있다.
Int. CL H01L 45/00 (2006.01.01)
CPC H01L 45/12(2013.01)
출원번호/일자 1020200053845 (2020.05.06)
출원인 한국과학기술원
등록번호/일자
공개번호/일자 10-2021-0135775 (2021.11.16) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2020.05.06)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최신현 대전광역시 유성구
2 박시온 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 다해 대한민국 서울시 서초구 서운로**, ***호(서초동, 중앙로얄오피스텔)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.05.06 수리 (Accepted) 1-1-2020-0457477-22
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
4 선행기술조사의뢰서
Request for Prior Art Search
2021.01.15 수리 (Accepted) 9-1-9999-9999999-89
5 선행기술조사보고서
Report of Prior Art Search
2021.03.18 발송처리완료 (Completion of Transmission) 9-6-2021-0057862-86
6 의견제출통지서
Notification of reason for refusal
2021.03.29 발송처리완료 (Completion of Transmission) 9-5-2021-0251594-72
7 [지정기간연장]기간 연장신청서·기간 단축신청서·기간 경과 구제신청서·절차 계속신청서
2021.05.31 수리 (Accepted) 1-1-2021-0623604-75
8 [지정기간연장]기간 연장신청서·기간 단축신청서·기간 경과 구제신청서·절차 계속신청서
2021.06.29 무효 (Invalidation) 1-1-2021-0749463-44
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2021.06.29 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2021-0751084-46
10 [거절이유 등 통지에 따른 의견]의견서·답변서·소명서
2021.06.29 수리 (Accepted) 1-1-2021-0751085-92
11 보정요구서
Request for Amendment
2021.07.07 발송처리완료 (Completion of Transmission) 1-5-2021-0108314-31
12 무효처분통지서
Notice for Disposition of Invalidation
2021.08.17 발송처리완료 (Completion of Transmission) 1-5-2021-0130414-60
13 [출원서 등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2021.10.20 수리 (Accepted) 1-1-2021-1200060-17
14 등록결정서
Decision to grant
2021.12.28 발송처리완료 (Completion of Transmission) 9-5-2021-1016692-71
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
2 단자 메모리 소자부; 및상기 2 단자 메모리 소자부에 결합되어 상기 2 단자 메모리 소자부의 선형성을 개선하는 수동 소자부를 포함하며,일정한 크기의 입력 펄스가 인가되며, 상기 수동 소자부에 의해 상기 입력 펄스의 크기가 조절되어 상기 2 단자 메모리 소자부에 인가되는 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
2 2
제 1 항에 있어서,상기 2 단자 메모리 소자부는 RRAM(Resistance Random Access Memory), PCM(Phase Change Memory), FeRAM(Ferroelectric Random Access Memory) 및 MRAM(Magnetic Random Access Memory)로 이루어진 그룹에서 선택된 어느 하나인 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
3 3
제 1 항에 있어서,상기 수동 소자부는 전압 분배의 원리에 따라 상기 입력 펄스의 크기를 조절하는 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
4 4
제 1 항에 있어서,상기 수동 소자부는 병렬 연결된 저항 및 다이오드를 포함하는 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
5 5
제 1 항에 있어서,상기 수동 소자부는 상기 2 단자 메모리 소자부의 하부 또는 상부에 결합되는 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
6 6
제 1 항에 있어서,상기 수동 소자부는 리셋 과정에서의 선형성을 개선하는 것을 특징으로 하는 선형성 개선을 위한 수동 소자가 결합된 2 단자 소자
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 한국과학기술원 이공분야기초연구사업 신개념 암호화 소자를 이용한 프로그램 가능한 PUF 칩 개발
2 과학기술정보통신부 한국과학기술원 이공분야기초연구사업 적층 및 집적도 높은 인메모리 컴퓨팅 시스템 구현을 위한 다공성 물질을 이용한 신개념 저항 변화 소자 제작
3 과학기술정보통신부 한국과학기술원 혁신성장연계지능형반도체선도기술개발(R&D) 차세대 2단자, 3단자 기반 시냅스 소자용 플랫폼 개발
4 과학기술정보통신부 나노종합기술원 한국과학기술원부설나노종합기술원지원(R&D) 나노종합기술원(주요사업비)
5 산업통상자원부 한국과학기술원 전자부품산업기술개발(R&D) 저전력 멤리스터를 이용한 선형성대칭성 아날로그 시냅스 구현