맞춤기술찾기

이전대상기술

임베디드 멀티 코어 프로세서의 태스크 스케쥴링 및 캐쉬 메모리 리사이징 장치 및 방법

  • 기술번호 : KST2015132319
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 에너지/전력 소모를 줄이기 위해 주기적인 태스크 또는 비주기적인 태스크의 특성을 고려하여 멀티 코어 프로세서의 태스크를 효율적으로 스케쥴링하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치 및 방법, 성능 향상을 위해 주기적인 태스크 또는 비주기적인 태스크의 특성을 고려하여 캐쉬 메모리를 재구성하는 임베디드 멀티 코어 프로세서의 캐쉬 메모리 리사이징 장치 및 방법을 제시한다. 제시된 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치는 비주기적 태스크의 전체 개수를 파악하는 태스크 개수 파악부, 비주기적 태스크의 전체 개수가 임계값 이하인지를 비교하는 비교부, 및 비교부의 비교결과에 따라 주기적 태스크를 담당하는 코어 및 비주기적 태스크를 담당하는 코어의 개수를 조정하는 코어 조정부를 포함한다. 성능 요구(performance requirement) 조건에 영향을 주지 않는 범위내에서 주기적 태스크를 할당받은 두 개 또는 그 이상의 코어의 전압과 클럭 주파수를 낮출 수 있게 되어 에너지/전력의 소모를 획기적으로 줄일 수 있다.
Int. CL G06F 9/46 (2006.01)
CPC G06F 9/5038(2013.01)G06F 9/5038(2013.01)G06F 9/5038(2013.01)
출원번호/일자 1020110010651 (2011.02.07)
출원인 고려대학교 산학협력단
등록번호/일자 10-1232561-0000 (2013.02.05)
공개번호/일자 10-2012-0090298 (2012.08.17) 문서열기
공고번호/일자 (20130212) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2011.02.07)
심사청구항수 13

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 정성우 대한민국 서울특별시 중구
2 공준호 대한민국 서울특별시 광진구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 나승택 대한민국 서울특별시 서초구 양재천로**길 **, *층 (양재동, 대화빌딩)(무일국제특허법률사무소)
2 조영현 대한민국 서울특별시 강남구 논현로 ***(도곡동, 은하수빌딩) *층(특허사무소시선)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2011.02.07 수리 (Accepted) 1-1-2011-0085780-71
2 선행기술조사의뢰서
Request for Prior Art Search
2011.10.14 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2011.11.18 수리 (Accepted) 9-1-2011-0092197-80
4 의견제출통지서
Notification of reason for refusal
2012.07.16 발송처리완료 (Completion of Transmission) 9-5-2012-0406017-30
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2012.09.14 수리 (Accepted) 1-1-2012-0743547-30
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2012.09.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2012-0743551-13
7 등록결정서
Decision to grant
2013.01.23 발송처리완료 (Completion of Transmission) 9-5-2013-0046747-31
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018243-16
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.04.22 수리 (Accepted) 4-1-2014-5049934-62
10 [대리인사임]대리인(대표자)에 관한 신고서
[Resignation of Agent] Report on Agent (Representative)
2016.10.27 수리 (Accepted) 1-1-2016-1047518-52
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.10 수리 (Accepted) 4-1-2019-5210941-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
비주기적 태스크의 전체 개수를 파악하는 태스크 개수 파악부;상기 비주기적 태스크의 전체 개수가 임계값 이하인지를 비교하는 비교부; 및상기 비교부의 비교결과에 따라 주기적 태스크를 담당하는 코어 및 상기 비주기적 태스크를 담당하는 코어의 개수를 조정하는 코어 조정부;를 포함하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치
2 2
청구항 1에 있어서,상기 비교부는, 상기 비주기적 태스크의 전체 개수가 상기 임계값 이하로 유지되는 시간을 계수하는 타이머를 추가로 포함하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치
3 3
청구항 2에 있어서,상기 코어 조정부는, 상기 비주기적 태스크의 전체 개수가 상기 임계값 이하로 소정 시간 유지되면 상기 비주기적 태스크를 담당하는 코어의 개수를 하나 감소시켜 상기 주기적 태스크를 담당하는 코어의 개수를 하나 증가시키는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치
4 4
삭제
5 5
청구항 1에 있어서,상기 코어 조정부는, 상기 조정된 각각의 코어에 그에 상응하는 주기적 태스크 또는 비주기적 태스크를 재할당하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 장치
6 6
비주기적 태스크의 전체 개수를 파악하는 단계;상기 비주기적 태스크의 전체 개수가 임계값 이하인지를 비교하는 단계; 및상기 비교의 결과에 따라 주기적 태스크를 담당하는 코어 및 상기 비주기적 태스크를 담당하는 코어의 개수를 조정하는 단계;를 포함하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 방법
7 7
청구항 6에 있어서,상기 비교 단계는, 상기 비주기적 태스크의 전체 개수가 상기 임계값 이하로 유지되는 시간을 계수하는 단계를 추가로 포함하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 방법
8 8
청구항 7에 있어서,상기 코어 조정 단계는, 상기 비주기적 태스크의 전체 개수가 상기 임계값 이하로 소정 시간 유지되면 상기 비주기적 태스크를 담당하는 코어의 개수를 하나 감소시켜 상기 주기적 태스크를 담당하는 코어의 개수를 하나 증가시키는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 방법
9 9
청구항 8에 있어서,상기 코어 조정 단계는, 상기 비주기적 태스크를 담당하는 코어의 개수를 하나 감소시킬 때 바로 이전의 상기 비주기적 태스크를 담당하는 코어의 개수에서 하나 감소시키는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 방법
10 10
청구항 6에 있어서,상기 코어 조정 단계는, 상기 조정된 각각의 코어에 그에 상응하는 주기적 태스크 또는 비주기적 태스크를 재할당하는 단계를 포함하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 태스크 스케쥴링 방법
11 11
주기적 태스크를 담당하는 코어의 캐쉬 미스율을 체크하는 캐쉬 미스율 체크부;상기 캐쉬 미스율이 임계치 이상이 되는지를 판단하는 판단부; 및상기 판단부의 판단결과에 따라 상기 코어가 사용가능한 레벨2 캐쉬 메모리의 용량을 조정하는 캐쉬 메모리 용량 조정부;를 포함하며,상기 캐쉬 메모리 용량 조정부는 하기의 식에 따라 상기 레벨2 캐쉬 메모리의 용량을 조정하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 캐쉬 메모리 리사이징 장치
12 12
청구항 11에 있어서,상기 캐쉬 미스율 체크부는 정해진 시간 주기로 상기 코어의 캐쉬 미스율을 체크하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 캐쉬 메모리 리사이징 장치
13 13
삭제
14 14
주기적 태스크를 담당하는 코어의 캐쉬 미스율을 체크하는 단계;상기 캐쉬 미스율이 임계치 이상이 되는지를 판단하는 단계; 및상기 판단의 결과에 따라 상기 코어가 사용가능한 레벨2 캐쉬 메모리의 용량을 조정하는 단계;를 포함하며, 상기 캐쉬 메모리 용량 조정 단계는 하기의 식에 따라 상기 레벨2 캐쉬 메모리의 용량을 조정하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 캐쉬 메모리 리사이징 방법
15 15
청구항 14에 있어서,상기 캐쉬 미스율 체크 단계는 정해진 시간 주기로 상기 코어의 캐쉬 미스율을 체크하는 것을 특징으로 하는 임베디드 멀티 코어 프로세서의 캐쉬 메모리 리사이징 방법
16 16
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.