맞춤기술찾기

이전대상기술

다중 비트 다단 2진 검색 아날로그-디지털 변환기

  • 기술번호 : KST2019016795
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 아날로그 디지털 컨버터에 관한 것으로, 더욱 상세하게는 다중 비트 다단 2진 검색 아날로그-디지털 변환기에 관한 것이다. 본 발명의 일실시예에 따른 다중 비트 다단 2진 검색 아날로그-디지털 변환기장치는 클럭 신호를 수신하고, 입력 신호(VIN)와 기준 전압을 비교하여 출력값을 출력하는 K개의 제1비교기를 포함하는 제1단비교기부; 제1트리거링 신호를 클럭 신호로서 입력받고, 입력 신호와 기준 전압을 비교하여 출력값을 출력하는 M개의 제2비교기를 포함하는 제2단비교기부; 제1단비교기부의 각 제1비교기의 출력값을 수신하고, 제1비교기의 출력값에 기초하여 제3단비교기부의 제3비교기들의 기준전압을 선택하여 제공하는 디코더-스위칭부; 및 상기 디코더-스위칭부로부터 기준전압을 입력받고, 상기 제2트리거링 신호를 클럭 신호로서 입력받고, 입력 신호와 입력받은 기준 전압을 비교하여 출력값을 출력하는 O개의 제3비교기를 포함하는 제3단비교기부;를 포함하여 구성되는 것을 특징으로 한다.
Int. CL H03M 1/12 (2006.01.01) H03M 1/34 (2006.01.01)
CPC H03M 1/124(2013.01) H03M 1/124(2013.01)
출원번호/일자 1020180011548 (2018.01.30)
출원인 한국과학기술원
등록번호/일자
공개번호/일자 10-2019-0098794 (2019.08.23) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 1

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 류승탁 대전광역시 유성구
2 오동렬 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 플러스 대한민국 대전광역시 서구 한밭대로 ***번지 (둔산동, 사학연금회관) **층

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2018.01.30 수리 (Accepted) 1-1-2018-0107064-67
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.24 수리 (Accepted) 4-1-2019-5081392-49
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
다중 비트 다단 2진 검색 아날로그-디지털 변환기장치에 있어서, 클럭 신호를 수신하고, 입력 신호(VIN)와 기준 전압을 비교하여 출력값을 출력하는 K개의 제1비교기를 포함하는 제1단비교기부;상기 K개의 제1비교기의 각 비교기의 출력값을 복수개 입력받고, 그 출력값이 모두 "1"인 경우 제1트리거링 신호를 제2단 비교기부에 출력하는 L개의 AND게이트를 포함하는 AND게이트부;상기 제1트리거링 신호를 클럭 신호로서 입력받고, 입력 신호와 기준 전압을 비교하여 출력값을 출력하는 M개의 제2비교기를 포함하는 제2단비교기부;제2단비교기부의 각 제2비교기의 출력신호를 복수개 입력받고, 그 출력값 중 어느 하나가 "1"인 경우 제2트리거링 신호를 제3단비교기부에 출력하는 N개의 OR게이트를 포함하는 OR게이트부;제1단비교기부의 각 제1비교기의 출력값을 수신하고, 제1비교기의 출력값에 기초하여 제3단비교기부의 제3비교기들의 기준전압을 선택하여 제공하는 디코더-스위칭부; 및 상기 디코더-스위칭부로부터 기준전압을 입력받고, 상기 제2트리거링 신호를 클럭 신호로서 입력받고, 입력 신호와 입력받은 기준 전압을 비교하여 출력값을 출력하는 O개의 제3비교기를 포함하는 제3단비교기부;를 포함하여 구성되는 것을 특징으로 하는 다중 비트 다단 2진 검색 아날로그-디지털 변환기장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 한국과학기술원 정보통신.방송 연구개발사업 30 GSPS급 초고속 ADC IP 제작 및 DAC 회로 구조 연구(2017)