맞춤기술찾기

이전대상기술

타임 레지스터를 이용한 시간-디지털 변환 장치 및 그 방법(A TIME-DIGITAL CONVERSION APPRATUS USING A TIME REGISTER AND A TIME-DIGITAL CONVERSION METHOD FOR USING THE TIME REGISTER)

  • 기술번호 : KST2015225822
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 실시 예에 다른 시간-디지털 변환기는, 입력 펄스 신호를 생성하는 펄스 생성부; 및 상기 입력 펄스 신호를 수신하여 파이프라인에 따라 스테이지별 시간 지연 연산을 수행하는 파이프 스테이지부; 를 포함하고, 상기 파이프 스테이지부는 복수의 스테이지 회로를 포함하며, 상기 스테이지 회로는 시간 정보를 누적하기 위한 직렬 지연 게이트 회로부의 동작에 의해 시간 정보를 저장하는 타임 레지스터를 포함한다.
Int. CL H03K 5/14 (2014.01) G04F 10/00 (2006.01) H03M 1/12 (2006.01) H03L 7/08 (2006.01)
CPC G04F 10/005(2013.01) G04F 10/005(2013.01) G04F 10/005(2013.01) G04F 10/005(2013.01)
출원번호/일자 1020140078642 (2014.06.26)
출원인 한국과학기술원
등록번호/일자 10-1666275-0000 (2016.10.07)
공개번호/일자 10-2015-0130891 (2015.11.24) 문서열기
공고번호/일자 (20161014) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자 10-2014-0057479 (2014.05.13)
관련 출원번호 1020140057479
심사청구여부/일자 Y (2014.06.26)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 조성환 대한민국 대전광역시 유성구
2 김광석 대한민국 대전광역시 유성구
3 유원식 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 다해 대한민국 서울시 서초구 서운로**, ***호(서초동, 중앙로얄오피스텔)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [분할출원]특허출원서
[Divisional Application] Patent Application
2014.06.26 수리 (Accepted) 1-1-2014-0599095-84
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157993-01
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157968-69
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5158129-58
5 의견제출통지서
Notification of reason for refusal
2016.04.07 발송처리완료 (Completion of Transmission) 9-5-2016-0257029-75
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2016.06.07 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2016-0546307-17
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2016.06.07 수리 (Accepted) 1-1-2016-0546296-03
8 등록결정서
Decision to grant
2016.09.05 발송처리완료 (Completion of Transmission) 9-5-2016-0641314-35
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.24 수리 (Accepted) 4-1-2019-5081392-49
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 펄스 신호를 생성하는 펄스 생성부; 및상기 입력 펄스 신호를 수신하여 파이프라인에 따라 스테이지별 시간 지연 연산을 수행하는 파이프 스테이지부; 를 포함하고,상기 파이프 스테이지부는 복수의 스테이지 회로를 포함하며,상기 스테이지 회로는 시간 정보를 누적하기 위한 직렬 지연 게이트 회로부의 동작에 의해 시간 정보를 저장하는 타임 레지스터를 포함하고,상기 타임 레지스터는제1 시간 구간을 갖는 입력 신호를 수신하는 인(IN) 신호 입력부;트리거 신호를 수신하는 트리거 신호 입력부;상기 입력 신호와 트리거 신호에 응답하여 인에이블(EN) 신호를 생성하는 인에이블(EN) 생성부;셋 신호를 수신하는 셋(SET) 신호 입력부; 및상기 인에이블(EN) 신호를 인가받아, 상기 셋(SET) 신호를 전파하는 상기 직렬 지연 게이트 회로부를 포함하며,상기 직렬 지연 게이트 회로부는 상기 셋(SET) 신호의 전파(propagation)에 따라 위상 지연에 따른 시간 정보를 누적하기 위해, 상기 셋(SET) 신호가 입력되는 복수의 입력부 및 상기 입력된 복수의 셋(SET) 신호를 복수의 경로를 통해 전달시켜 다음 지연 게이트 셀로 출력하는 출력부가 기울인 지연 게이트 셀(skewed gated delay cell)의 형태로 구현되는 복수의 지연 게이트 셀을 포함하는시간-디지털 변환기
2 2
제1항에 있어서,상기 스테이지 회로는입력된 제1 시간을 양자화하여 제1 출력 코드를 생성하는 제1 시간-디지털 변환부;상기 제1 출력 코드에 따라 트리거 시간을 포함하는 시간 레퍼런스를 생성하고, 잔차 신호를 획득하는 제1 디지털-시간 변환부; 및상기 잔차 신호를 증폭하여 출력하는 시간 증폭부를 포함하는시간-디지털 변환기
3 3
제2항에 있어서,상기 제1 시간-디지털 변환부 및 상기 제1 디지털-시간 변환부는 상기 타임 레지스터의 직렬 지연 게이트 회로 일부에 연결되어 동일한 지연-라인(delay-line)상에 배치되는 것을 특징으로 하는 시간-디지털 변환기
4 4
삭제
5 5
삭제
6 6
제1항에 있어서,상기 직렬 지연 게이트 회로부는상기 복수의 지연 게이트 셀들의 동작에 따라 위상을 가변하여 시간 정보를 누적하며, 상기 누적된 시간 정보가 한계값에 도달하면 한계 신호를 출력하는 시간-디지털 변환기
7 7
제6항에 있어서,상기 타임 레지스터는상기 한계 신호가 출력되는 한계 시간 및 트리거 시간 사이의 차이 값에 기초하여 상기 제1 시간 구간에 대응되는 제1 시간 정보를 출력하는 출력부를 더 포함하는 시간-디지털 변환기
8 8
입력 펄스 신호를 수신하는 단계;상기 입력 펄스 신호가 인가됨에 따라 타임 레지스터의 직렬 지연 게이트 회로부에 제1 시간 정보를 저장하는 단계;상기 제1 시간 정보로부터 제1 출력 코드를 생성하는 단계;상기 제1 출력 코드에 대응되는 시간 레퍼런스를 생성하고, 시간 레퍼런스에 대응되는 잔차 신호를 생성하는 단계; 및상기 잔차 신호를 증폭하여 출력하는 단계를 포함하고,상기 타임 레지스터는제1 시간 구간을 갖는 입력 신호를 수신하는 인(IN) 신호 입력부;트리거 신호를 수신하는 트리거 신호 입력부;상기 입력 신호와 트리거 신호에 응답하여 인에이블(EN) 신호를 생성하는 인에이블(EN) 생성부;셋 신호를 수신하는 셋(SET) 신호 입력부; 및상기 인에이블(EN) 신호를 인가받아, 상기 셋(SET) 신호를 전파하는 상기 직렬 지연 게이트 회로부를 포함하며,상기 직렬 지연 게이트 회로부는 상기 셋(SET) 신호의 전파(propagation)에 따라 위상 지연에 따른 시간 정보를 누적하기 위해, 상기 셋(SET) 신호가 입력되는 복수의 입력부 및 상기 입력된 복수의 셋(SET) 신호를 복수의 경로를 통해 전달시켜 다음 지연 게이트 셀로 출력하는 출력부가 기울인 지연 게이트 셀(skewed gated delay cell)의 형태로 구현되는 복수의 지연 게이트 셀을 포함하는 것을 특징으로 하는시간-디지털 변환 방법
9 9
제8항에 있어서,상기 출력된 잔차 신호를 다음 스테이지로 인가하는 단계를 더 포함하고,상기 입력 펄스 신호는 이전 스테이지 회로로부터 출력된 잔차 신호인 것을 특징으로 하는 시간-디지털 변환 방법
10 10
제9항에 있어서,상기 직렬 지연 게이트 회로부는 상기 복수의 지연 게이트 셀들의 동작에 따라 위상을 가변하여 시간 정보를 누적하며, 상기 누적된 시간 정보가 한계값에 도달하면 한계 신호를 출력하고,상기 다음 스테이지로 인가되는 상기 잔차 신호는, 트리거 시간으로부터 상기 한계 신호 획득 시간까지의 시간 차이에 대응되는 것을 특징으로 하는 시간-디지털 변환 방법
11 11
제8항 내지 제 10항 중 어느 한 항에 기록된 방법을 컴퓨터에서 실행시키기 위한 프로그램이 기록된 기록 매체
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 KR101614883 KR 대한민국 FAMILY
2 WO2015174613 WO 세계지적재산권기구(WIPO) FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
DOCDB 패밀리 정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 한국과학기술원 이공분야기초연구사업 중견연구자지원사업 도약(도전) 나노미터 공정에서 고성능 아날로그 신호처리를 위한 시간기반 회로