맞춤기술찾기

이전대상기술

인터리빙 및 디인터리빙을 수행하는 저장 장치 및 그의제어 방법

  • 기술번호 : KST2015081552
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 인터리빙 및 디인터리빙을 수행하는 저장 장치 및 그의 제어 방법에 관한 것이다.인터리빙과 디인터리빙을 수행할 때 인터리버 또는 디인터리버의 메모리를 다수의 블록으로 나누어 활용하며, 각 블록은 다수의 메모리 버퍼로 이루어진다. 그리고 메모리에 저장되는 데이터의 전송 방식과 변조 방식에 따라 서로 다른 메모리 버퍼 및 메모리 블록을 사용한다. 따라서 인터리빙 패턴을 임의의 ROM(Read Only Memory)에 저장하여 데이터를 읽어 들이는 과정이 필요하지 않게 된다.그러므로, 추가적인 인터리빙/디인터리빙 패턴의 저장 없이 간단한 메모리 컨트롤만으로도 인터리빙과 디인터리빙을 수행할 수 있으며, 그 결과 메모리의 크기를 줄일 수 있다.인터리버, 디인터리버, 메모리 활용, 무선 랜
Int. CL H03M 13/27 (2006.01) H03M 13/17 (2006.01)
CPC H03M 13/17(2013.01) H03M 13/17(2013.01) H03M 13/17(2013.01)
출원번호/일자 1020060043481 (2006.05.15)
출원인 한국전자통신연구원
등록번호/일자 10-0764011-0000 (2007.09.28)
공개번호/일자 10-2007-0061738 (2007.06.14) 문서열기
공고번호/일자 (20071008) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020050121374   |   2005.12.10
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.05.15)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 손정보 대한민국 경상남도 마산시
2 유희정 대한민국 대전광역시 유성구
3 최은영 대한민국 대전광역시 유성구
4 윤찬호 대한민국 서울특별시 동작구
5 이일구 대한민국 서울특별시 동대문구
6 류득수 대한민국 대전광역시 유성구
7 전태현 대한민국 경기도 성남시 분당구
8 민승욱 대한민국 서울특별시 마포구
9 이석규 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.05.15 수리 (Accepted) 1-1-2006-0337454-28
2 선행기술조사의뢰서
Request for Prior Art Search
2007.01.09 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2007.02.09 수리 (Accepted) 9-1-2007-0008159-24
4 의견제출통지서
Notification of reason for refusal
2007.03.29 발송처리완료 (Completion of Transmission) 9-5-2007-0167994-54
5 의견서
Written Opinion
2007.05.29 수리 (Accepted) 1-1-2007-0391345-40
6 명세서등보정서
Amendment to Description, etc.
2007.05.29 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0391346-96
7 등록결정서
Decision to grant
2007.09.21 발송처리완료 (Completion of Transmission) 9-5-2007-0514947-69
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
인터리빙 또는 디인터리빙을 수행하기 위한 저장 장치에서,다수의 메모리 버퍼로 이루어지며, 상기 저장 장치로 입력되는 데이터의 전송 방식에 따라 설정된 소정의 비트 단위로 상기 데이터를 저장하고, 제2n+1번째에 위치되는 적어도 하나의 제1 메모리 블록; 및다수의 메모리 버퍼로 이루어지며, 상기 저장 장치로 입력되는 데이터의 전송 방식에 따라 설정된 소정의 비트 단위로 상기 데이터를 저장하고, 제2n번째에 위치되는 적어도 하나의 제2 메모리 블록을 포함하며,상기 n은 1 이상의 정수이며, 각 메모리 블록의 위치에 따라 상기 메모리 블록의 주소가 결정되고, 각 블록의 메모리 버퍼에 할당되는 주소의 순서가 가변되는 저장 장치
2 2
제1항에 있어서,상기 제1 메모리 블록은,각각 다수의 메모리 버퍼로 이루어지는 제1 버퍼부 및 제2 버퍼부를 포함하며,상기 제1 메모리 블록의 제1 버퍼부의 각 메모리 버퍼에는 2n+1 간격으로 하나 이상의 메모리 버퍼가 위치하고, 제2 버퍼부의 각 메모리 버퍼에는 2n 간격으로 메모리 버퍼가 위치하는 저장 장치
3 3
제1항에 있어서,상기 제2 메모리 블록은,각각 다수의 메모리 버퍼로 이루어지는 제1 버퍼부 및 제2 버퍼부를 포함하며,상기 제2 메모리 블록의 제1 버퍼부의 각 메모리 버퍼에는 2n 간격으로 하나 이상의 메모리 버퍼가 위치하고, 제2 버퍼부의 각 메모리 버퍼에는 2n+1 간격으로 메모리 버퍼가 위치하는 저장 장치
4 4
제2항 또는 제3항에 있어서,상기 제1 버퍼부 또는 제2 버퍼부의 위치에 따라 상기 메모리 버퍼의 주소가 결정되는 저장 장치
5 5
제4항에 있어서,상기 메모리 버퍼는 상기 저장 장치로 입력되는 데이터의 변조 방식에 따라 사용 가능한 버퍼의 수가 결정되고, 상기 메모리 블록은 상기 데이터의 전송 방식에 따라 이미 지정된 크기의 비트 단위로 입력되는 저장 장치
6 6
저장 장치에서 인터리빙을 수행하는 경우, 상기 저장 장치를 제어하는 방법에 있어서,(a) 상기 저장 장치--여기서 저장 장치는 다수의 메모리 블록으로 구성되며, 상기 메모리 블록은 다수의 메모리 버퍼로 구성됨--에 저장된 데이터 중 제2n 번째 또는 제2n+1 번째 메모리 블록--여기서 n은 1 이상의 정수임--에 저장된 데이터를 동시에 읽어오는 단계;(b) 상기 저장 장치에 입력된 데이터의 전송 방식에 따라 상기 읽어온 데이터 중 해당 메모리 데이터의 비트 값을 토대로 인터리빙 데이터를 출력하는 단계; 및(c) 상기 읽어온 메모리의 데이터 외에 저장된 제2n 번째 또는 제2n+1 번째 메모리 블록의 데이터를 읽어오고, 상기 데이터의 전송 방식에 따라 해당 메모리 데이터의 비트 값을 토대로 인터리빙 데이터를 출력하는 단계를 포함하며,상기 메모리 블록은 상기 제2n 번째 블록 또는 상기 제2n+1 번째 메모리 블록의 위치에 따라 상기 메모리 블록의 주소가 결정되는 저장 장치 제어 방법
7 7
삭제
8 8
제6항에 있어서,상기 (b) 단계는,상기 데이터의 상기 저장 장치로 입력된 데이터의 변조 방법에 따라 미리 지정된 횟수만큼 반복 수행하여 인터리빙 데이터를 출력하는 저장 장치 제어 방법
9 9
제6항에 있어서,상기 (a) 단계와 (c) 단계에서 제2n 번째 또는 제2n+1 번째 메모리 버퍼에 입력되어 있는 데이터는 동일한 주소의 데이터를 한 번에 읽어오는 저장 장치 제어 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.