맞춤기술찾기

이전대상기술

멀티 캐리어를 이용한 신호 송/수신 장치

  • 기술번호 : KST2015081763
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 멀티 캐리어를 이용한 신호 송/수신 장치에 관한 것이다.본 발명에 따른 멀티 캐리어를 이용하여 데이터를 송신하는 신호 송신 장치는 수신되는 패킷 정보 비트를 특정 부호율을 갖도록 터보 코드로 부호화한 제1심볼을 생성하는 터보 코드 엔코더; 제1 심볼에 채널 인터리빙을 수행하는 채널 인터리버; 채널 인터리빙된 제1 심볼에 스크램블링을 수행하여 제2 심볼을 생성하는 스크램블러; 제2 심볼을 수신하여 변조하는 변조부; 변조된 제2 심볼을 왈시 코드를 이용하여 확산하는 확산 모듈; 및 확산모듈로부터 출력 신호를 수신하고, 수신된 신호에 포함된 비트의 일부를 제거하여 특정 개의 제3 심볼로 생성한 후에 파일럿 삽입, 역퓨리에 변환 및 프리픽스 삽입을 수행하는 신호 발생 모듈을 포함한다.이러한, 본 발명에 따르면, 다중 경로에 의한 신호의 왜곡을 보상할 수 있는 장점이 있으며, 주파수 선택적 패이딩(Fading) 채널에서도 통신 성능이 좋은 효과를 기대할 수 있다. 또한, 종래의 CDMA2000 1xEV-DV시스템을 쉽게 변경하여 멀티 캐리어를 이용한 송/수신 장치로 구현이 가능한 장점이 있다.OFDM, CDMA2000 1xEV-DV, 멀티 캐리어, MC, 송신장치, 수신 장치
Int. CL H03M 13/27 (2011.01) H03M 13/23 (2011.01) H04L 27/26 (2011.01)
CPC H04L 27/2628(2013.01) H04L 27/2628(2013.01) H04L 27/2628(2013.01) H04L 27/2628(2013.01) H04L 27/2628(2013.01) H04L 27/2628(2013.01) H04L 27/2628(2013.01)
출원번호/일자 1020060041350 (2006.05.09)
출원인 한국전자통신연구원
등록번호/일자 10-0723308-0000 (2007.05.23)
공개번호/일자
공고번호/일자 (20070530) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020050121347   |   2005.12.10
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.05.09)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 윤찬호 대한민국 서울특별시 동작구
2 유희정 대한민국 대전광역시 유성구
3 최은영 대한민국 대전광역시 유성구
4 손정보 대한민국 경상남도 마산시
5 이일구 대한민국 서울특별시 동대문구
6 류득수 대한민국 대전광역시 유성구
7 전태현 대한민국 경기도 성남시 분당구
8 민승욱 대한민국 서울특별시 마포구
9 이석규 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.05.09 수리 (Accepted) 1-1-2006-0323224-62
2 선행기술조사의뢰서
Request for Prior Art Search
2007.03.12 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2007.04.11 수리 (Accepted) 9-1-2007-0020449-42
4 등록결정서
Decision to grant
2007.05.21 발송처리완료 (Completion of Transmission) 9-5-2007-0274713-29
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
멀티 캐리어를 이용하여 데이터를 송신하는 신호 송신 장치에 있어서,수신되는 패킷 정보 비트를 특정 부호율을 갖도록 터보 코드로 부호화한 제1심볼을 생성하는 터보 코드 엔코더;상기 제1 심볼에 채널 인터리빙을 수행하는 채널 인터리버;상기 채널 인터리빙된 제1 심볼에 스크램블링을 수행하여 제2 심볼을 생성하는 스크램블러;상기 제2 심볼을 수신하여 변조하는 변조부;상기 변조된 제2 심볼을 왈시 코드를 이용하여 확산하는 확산 모듈; 및상기 확산모듈로부터 출력 신호를 수신하고, 상기 수신된 신호에 포함된 비트의 일부를 제거하여 특정 개의 제3 심볼로 생성한 후에 파일럿 삽입, 역퓨리에 변환 및 프리픽스 삽입을 수행하는 신호 발생 모듈을 포함하는 신호 송신 장치
2 2
제1항에 있어서,상기 변조부는,수신되는 상기 제2 심볼을 입력되는 비트 순서에 따라 변조하는 것을 특징으로 하는 신호 송신 장치
3 3
제1항 또는 제2항에 있어서,상기 신호 발생 모듈은,상기 출력 신호에 대한 하나의 슬롯을 수신하여, 상기 슬롯의 길이를 축소하는 슬롯 축소부; 및상기 축소된 슬롯을 기초로 상기 특정 개의 제3 심볼을 생성하는 슬롯 분배부를 포함하는 신호 송신 장치
4 4
제3항에 있어서,상기 신호 발생 모듈은,상기 제3 심볼에 파일럿을 삽입하는 다수의 파일럿 삽입부;상기 파일럿 삽입부로 전달받은 데이터를 역퓨리에 변환하는 다수의 역퓨리에 변환부;상기 역퓨리에 변환된 데이터에 제1 프리픽스 또는 제2 프리픽스를 삽입하는 다수의 프리픽스 삽입부; 및상기 다수의 프리픽스 삽입부로부터 전달받은 데이터를 직렬 데이터로 변환하는 병직렬변환부를 포함하는 신호 송신 장치
5 5
제3항에 있어서,상기 슬롯 축소부는상기 슬롯에 포함되어 있는 정보 비트와 패리티비트 중에 상기 패리티 비트의 특정 개의 비트를 삭제하여 상기 축소된 슬롯을 생성하는 것을 특징으로 하는 신호 송신 장치
6 6
제3항에 있어서,상기 슬롯 축소부는 1536개의 칩구간을 포함하는 상기 슬롯을 수신하여 192칩만큼 줄인 1344개의 칩구간을 갖는 상기 길이가 축소된 슬롯을 생성하는 것을 특징으로 하는 신호 송신 장치
7 7
제1항 또는 제2항에 있어서,상기 변조부는 QPSK(Quadrature Phase Shift keying), 8-PSK(8-Phase Shift Keying), 16-QAM(16-Quadrture Amplitude Modulation)변조 방식 중 하나의 변조 방식을 이용하여 상기 변조를 수행하는 것을 특징으로 하는 신호 송신 장치
8 8
송신 장치에 의해 축소된 슬롯이 포함된 멀티 캐리어 신호를 수신하는 신호 수신 장치에 있어서,상기 멀티 캐리어 신호를 수신하여 동기화를 수행하고, 주파수 옵셋을 보상하는 동기/주파수 옵셋 보상부;상기 동기/주파수 옵셋 보상부의 신호를 수신하여 다수의 병렬 신호로 생성하는 직병렬 변환부;상기 다수의 병렬 신호에 포함된 프리픽스를 제거하는 다수의 프리픽스 제거부;상기 프리픽스 제거부로부터 수신되는 신호에 퓨리에변환을 수행하여 심볼을 생성하는 다수의 퓨리에 변환부; 및상기 다수의 퓨리에 변환부로부터 상기 심볼을 수신하여 슬롯을 생성하고, 상기 생성된 슬롯에 특정개의 제로(Zero)를 삽입하여 제2 슬롯을 생성하는 슬롯 형성부를 포함하는 신호 수신 장치
9 9
제8항에 있어서,상기 슬롯 형성부는, 상기 슬롯에 특정 개의 제로(Zero)를 상기 슬롯이 포함하는 패리티 비트에 삽입하여 상기 제2 슬롯을 생성하는 것을 특징으로 하는 신호 수신 장치
10 10
제9항에 있어서,상기 제2 슬롯을 수신하여 채널을 추정하는 채널 추정부; 및상기 추정된 채널을 기초로 채널 상태를 계산하는 채널 계산부를 더 포함하는 신호 수신 장치
11 11
제10항에 있어서,상기 제2 슬롯에 대한 신호를 복원하는 등화기(FEQ); 및상기 등화기로부터 수신받은 신호가 복원된 제2 슬롯을 특정 길이를 가지는 확산부호를 이용하여 역확산을 수행하는 역확산부를 더 포함하는 신호 수신 장치
12 12
제11항에 있어서,상기 역확산부로부터 수신받은 확산된 데이터를 상기 채널 상태에 기초하여 복조하는 연판정 복조부; 및상기 연판정 복조부로부터 복조된 데이터를 수신하여 터보 코드 복호를 수행하는 터보 복호부를 더 포함하는 신호 수신 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.