맞춤기술찾기

이전대상기술

테스트 포인트 삽입을 통하여 향상된 검출율을 가지는 고장 검출 방법, 고장 검출 장치 및 가중치 인가 회로

  • 기술번호 : KST2022011213
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 실시예에 의한 고장 검출 방법에 의하면, 두 개 이상의 입력 노드를 가지는 로직 게이트에서 기준치 이상 제어도(controllability) 값을 가지는 입력 노드를 선택하는 단계와, 노드에 가중치 인가 회로(weight application circuit)가 연결된 테스트 포인트 회로를 연결하는 단계와, 스캔 셀로부터 제공된 테스트 패턴을 가중치 인가 회로에 제공하여 로직 게이트의 출력으로 고장을 전파(propagate)하되, 가중치 인가 회로가 연결되지 않은 입력 노드로 전파된 고장이 출력으로 전파되는 확률이 가중치 인가 회로가 연결된 입력 노드로 전파된 고장이 출력으로 전파되는 확률보다 크도록 고장을 전파하는 단계를 포함한다.
Int. CL G01R 31/3183 (2006.01.01) G01R 31/3187 (2006.01.01) G01R 31/3185 (2006.01.01)
CPC G01R 31/318307(2013.01) G01R 31/3187(2013.01) G01R 31/318533(2013.01)
출원번호/일자 1020200178042 (2020.12.18)
출원인 연세대학교 산학협력단
등록번호/일자
공개번호/일자 10-2022-0087718 (2022.06.27) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2020.12.18)
심사청구항수 17

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 강성호 서울특별시 마포구
2 박종호 서울특별시 관악구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인(유한)아이시스 대한민국 서울특별시 강남구 선릉로**길**, **층, **층(코아렌빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.12.18 수리 (Accepted) 1-1-2020-1377914-53
2 선행기술조사의뢰서
Request for Prior Art Search
2021.09.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2021.12.17 발송처리완료 (Completion of Transmission) 9-6-2022-0082853-96
4 의견제출통지서
Notification of reason for refusal
2022.05.27 발송처리완료 (Completion of Transmission) 9-5-2022-0393753-66
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2022.07.15 접수중 (On receiving) 1-1-2022-0740361-76
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
두 개 이상의 입력 노드를 가지는 로직 게이트에서 기준치 이상 제어도(controllability) 값을 가지는 상기 입력 노드를 선택하는 단계와, 상기 노드에 가중치 인가 회로(weight application circuit)가 연결된 테스트 포인트 회로를 연결하는 단계와 스캔 셀로부터 제공된 테스트 패턴을 상기 가중치 인가 회로에 제공하여 상기 로직 게이트의 출력으로 고장을 전파(propagate)하되, 상기 가중치 인가 회로가 연결되지 않은 상기 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률이 상기 가중치 인가 회로가 연결된 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률보다 크도록 고장을 전파하는 단계를 포함하는 고장 검출 방법
2 2
제1항에 있어서, 상기 노드를 선택하는 단계는, 0 제어도(controllability 0) 및 1 제어도(controllability 1) 중 어느 하나의 값이 상기 기준치 이상의 값인 상기 입력 노드를 선택하여 수행하는 고장 검출 방법
3 3
제2항에 있어서, 상기 로직 게이트는 AND 게이트, NAND 게이트 중 어느 하나이고, 상기 노드를 선택하는 단계는, 상기 로직 게이트의 1 제어도가 상기 기준치 이상의 값인 노드를 선정하여 수행하는 고장 검출 방법
4 4
제2항에 있어서, 상기 로직 게이트는 OR 게이트, NOR 게이트 중 어느 하나이고, 상기 노드를 선택하는 단계는, 상기 로직 게이트의 0 제어도가 상기 기준치 이상의 값인 노드를 선정하여 수행하는 고장 검출 방법
5 5
제1항에 있어서, 상기 가중치 인가 회로는,제1 스캔 셀 및 제2 스캔 셀로부터 각각 입력을 제공받는 NOR 게이트 회로와, 상기 제1 스캔 셀과 상기 NOR 게이트의 출력으로부터 입력을 제공받는 XOR 게이트를 포함하는 고장 검출 방법
6 6
제5항에 있어서, 상기 테스트 포인트 회로는, 상기 XOR 게이트의 출력과 상기 테스트 포인트 활성화(enable) 신호가 제공되는 AND 게이트와, 상기 AND 게이트의 출력과 상기 기준치 이상 제어도 값을 가지는 상기 입력 노드에 제공되는 신호가 제공되는 OR 게이트를 포함하는 고장 검출 방법
7 7
제1항에 있어서, 상기 테스트 포인트 회로는, 상기 XOR 게이트의 출력과 상기 테스트 포인트 활성화(enable) 신호가 제공되는 AND 게이트와, 상기 AND 게이트의 출력과 상기 기준치 이상 제어도 값을 가지는 상기 입력 노드에 제공되는 신호가 제공되는 OR 게이트를 포함하는 고장 검출 방법
8 8
제1항에 있어서, 상기 입력 노드를 선택하는 단계는, 상기 두 개 이상의 입력 노드들을 통하여 전파되는 고장의 개수가 임계치 이상인 경우에 상기 입력 노드를 선택하여 상기 고장 검출 방법을 수행하는 고장 검출 방법
9 9
칩과 연결되어 상기 칩의 고장을 검출하는 장치로, 상기 장치는:적어도 하나 이상의 프로세서; 및상기 프로세서에 의해 실행되는 하나 이상의 프로그램을 저장하는 메모리를 포함하며, 상기 프로그램들은 하나 이상의 프로세서에 의해 실행될 때, 상기 하나 이상의 프로세서들에서,두 개 이상의 입력 노드를 가지는 로직 게이트에서 기준치 이상 제어도(controllability) 값을 가지는 상기 입력 노드를 선택하는 단계와, 상기 노드에 가중치 인가 회로(weight application circuit)가 연결된 테스트 포인트 회로를 연결하는 단계와 스캔 셀로부터 제공된 테스트 패턴을 상기 가중치 인가 회로에 제공하여 상기 로직 게이트의 출력으로 고장을 전파(propagate)하되, 상기 가중치 인가 회로가 연결되지 않은 상기 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률이 상기 가중치 인가 회로가 연결된 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률보다 크도록 고장을 전파하는 단계를 포함하는 고장 검출 장치
10 10
제9항에 있어서, 상기 노드를 선택하는 단계는, 0 제어도(controllability 0) 및 1 제어도(controllability 1) 중 어느 하나의 값이 상기 기준치 이상의 값인 상기 입력 노드를 선택하여 수행하는 고장 검출 장치
11 11
제10항에 있어서, 상기 로직 게이트는 AND 게이트, NAND 게이트 중 어느 하나이고, 상기 노드를 선택하는 단계는, 상기 로직 게이트의 1 제어도가 상기 기준치 이상의 값인 노드를 선정하여 수행하는 고장 검출 장치
12 12
제10항에 있어서, 상기 로직 게이트는 OR 게이트, NOR 게이트 중 어느 하나이고, 상기 노드를 선택하는 단계는, 상기 로직 게이트의 0 제어도가 상기 기준치 이상의 값인 노드를 선정하여 수행하는 고장 검출 장치
13 13
제9항에 있어서, 상기 가중치 인가 회로는,제1 스캔 셀 및 제2 스캔 셀로부터 각각 입력을 제공받는 NOR 게이트 회로와, 상기 제1 스캔 셀과 상기 NOR 게이트의 출력으로부터 입력을 제공받는 XOR 게이트를 포함하는 고장 검출 장치
14 14
제13항에 있어서, 상기 테스트 포인트 회로는, 상기 XOR 게이트의 출력과 상기 테스트 포인트 활성화(enable) 신호가 제공되는 AND 게이트와, 상기 AND 게이트의 출력과 상기 기준치 이상 제어도 값을 가지는 상기 입력 노드에 제공되는 신호가 제공되는 OR 게이트를 포함하는 고장 검출 장치
15 15
제9항에 있어서, 상기 테스트 포인트 회로는, 상기 XOR 게이트의 출력과 상기 테스트 포인트 활성화(enable) 신호가 제공되는 AND 게이트와, 상기 AND 게이트의 출력과 상기 기준치 이상 제어도 값을 가지는 상기 입력 노드에 제공되는 신호가 제공되는 OR 게이트를 포함하는 고장 검출 장치
16 16
제9항에 있어서, 상기 입력 노드를 선택하는 단계는, 상기 두 개 이상의 입력 노드들을 통하여 전파되는 고장의 개수가 임계치 이상인 경우에 상기 입력 노드를 선택하여 상기 고장 검출 방법을 수행하는 고장 검출 장치
17 17
두 개 이상의 입력을 가지는 로직 게이트에서 어느 하나의 입력과 논리적으로 연결된 가중치 인가회로로, 상기 가중치 인가 회로는,제1 스캔 셀 및 제2 스캔 셀로부터 각각 입력을 제공받는 NOR 게이트 회로와, 상기 제1 스캔 셀과 상기 NOR 게이트의 출력으로부터 입력을 제공받는 XOR 게이트를 포함하며, 상기 제1 스캔 셀 및 제2 스캔 셀로부터 제공된 테스트 패턴이 제공되어 상기 로직 게이트의 출력으로 고장을 전파(propagate)하되, 상기 가중치 인가 회로가 연결되지 않은 상기 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률이 상기 가중치 인가 회로가 연결된 입력 노드로 전파된 고장이 상기 출력으로 전파되는 확률보다 큰 가중치 인가 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 산업통상자원부 연세대학교 산학협력단 산업기술혁신사업 지능형 반도체를 위한 테스트 회로 설계 기술