맞춤기술찾기

이전대상기술

저전력 및 소면적의 용량 결합형 레벨 시프트 회로

  • 기술번호 : KST2015140700
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은, 입력단으로부터의 입력신호를 게이트를 통하여 인가받는 제1극성의 제1 트랜지스터와, 양의 전원과 음의 전원 사이에서 상기 제1 트랜지스터와 직렬 접속된 제1극성과는 반대극성인 제2극성의 제2트랜지스터로 구성되고, 상기 제1 및 제2 트랜지스터의 접속노드가 출력단으로 되는 인버터와; 상기 제1 트랜지스터의 게이트와 상기 제2트랜지스터의 게이트 사이에 접속된 캐패시터와; 클럭신호와 상기 인버터의 출력단 신호를 이용하여, 상기 제2트랜지스터의 정확한 스위칭 동작 시점에 맞춰 상기 제2트랜지스터의 게이트에 인가되는 전압을 정확하게 조정하기 위한 전압조정부를 포함하여 구성된 레벨 시프트 회로를 제공한다. 본 발명의 레벨 시프트 회로는 비교적 소면적으로 안정적이면서 고속 동작을 구현하면서 저소비전력화를 실현할 수 있다.레벨 시프트, 용량결합(Capacitive coupling), 클럭신호
Int. CL H03K 19/0175 (2006.01.01)
CPC
출원번호/일자 1020060013963 (2006.02.14)
출원인 한양대학교 산학협력단
등록번호/일자 10-0711516-0000 (2007.04.19)
공개번호/일자
공고번호/일자 (20070427) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.02.14)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울특별시 성동구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 권오경 대한민국 서울 송파구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 박영일 대한민국 서울특별시 강남구 논현로 ***, *층 신진국제특허법률사무소 (역삼동, 용마빌딩)
2 김함곤 대한민국 서울특별시 강남구 논현로 ***, *호 층 신진국제특허법률사무소 (역삼동, 용마빌딩)
3 안광석 대한민국 서울특별시 강남구 논현로 ***, *층 신진국제특허법률사무소 (역삼동, 용마빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울 성동구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.02.14 수리 (Accepted) 1-1-2006-0106093-98
2 전자문서첨부서류제출서
Submission of Attachment to Electronic Document
2006.02.15 수리 (Accepted) 1-1-2006-5013261-42
3 선행기술조사의뢰서
Request for Prior Art Search
2006.10.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2006.11.14 수리 (Accepted) 9-1-2006-0073728-72
5 의견제출통지서
Notification of reason for refusal
2007.01.25 발송처리완료 (Completion of Transmission) 9-5-2007-0043132-51
6 의견서
Written Opinion
2007.03.23 수리 (Accepted) 1-1-2007-0231406-29
7 명세서등보정서
Amendment to Description, etc.
2007.03.23 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0231411-58
8 등록결정서
Decision to grant
2007.04.17 발송처리완료 (Completion of Transmission) 9-5-2007-0203345-88
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.11 수리 (Accepted) 4-1-2008-5037763-28
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.05 수리 (Accepted) 4-1-2014-5068294-39
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.16 수리 (Accepted) 4-1-2015-5022074-70
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.05 수리 (Accepted) 4-1-2019-5155816-75
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.06 수리 (Accepted) 4-1-2019-5156285-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력단으로부터의 입력신호를 게이트를 통하여 인가받는 제1극성의 제1 트랜지스터와, 양의 전원과 음의 전원 사이에서 상기 제1 트랜지스터와 직렬 접속된 제1극성과는 반대극성인 제2극성의 제2트랜지스터로 구성되고, 상기 제1 및 제2 트랜지스터의 접속노드가 출력단으로 되는 인버터와;상기 제1 트랜지스터의 게이트와 상기 제2트랜지스터의 게이트 사이에 접속된 캐패시터와;클럭신호와 상기 인버터의 출력단 신호를 이용하여, 상기 제2트랜지스터의 정확한 스위칭 동작 시점에 맞춰 상기 제2트랜지스터의 게이트에 인가되는 전압을 정확하게 조정하기 위한 전압조정부를 포함하여 구성된 것을 특징으로 하는 레벨 시프트 회로
2 2
제1항에 있어서,상기 전압조정부는 상기 입력신호의 하강 천이 후에 상기 제2트랜지스터의 게이트에 인가되는 전압을 소정 전압레벨로 조정하는 것을 특징으로 하는 레벨 시프트 회로
3 3
제2항에 있어서,상기 전압조정부는, 상기 인버터의 출력단에 게이트가 접속되고 그 드레인이 음의 전원에 접속된 제2극성의 제3트랜지스터와;상기 제3트랜지스터의 소오스에 그 드레인이 접속되고 상기 캐패시터와 상기 제2트랜지스터의 접속노드에 소오스가 접속되며 그 게이트에 클럭신호가 인가되는 제2극성의 제4트랜지스터로 구성되며,상기 클럭신호는 상기 입력신호의 천이시에 로우레벨이 되고 입력신호의 천이 이후에 하이레벨이 되는 것을 특징으로 하는 레벨 시프트 회로
4 4
제3항에 있어서,상기 제1극성이 P형이고 상기 제2극성이 N형이며,상기 소정 전압레벨은 상기 음의 전원의 전압레벨인 것을 특징으로 하는 레벨 시프트 회로
5 5
제1항 내지 제4항 중 어느 한 항에 있어서,상기 제2트랜지스터의 게이트에 접속되어, 초기 구동시 상기 제2트랜지스터의 게이트에 입력되는 초기 전압을 설정하기 위한 초기전압설정부를 더 포함하여 구성된 것을 특징으로 하는 레벨 시프트 회로
6 6
제5항에 있어서,상기 초기전압설정부는 상기 제2트랜지스터의 게이트와 접지 사이에 형성된 다이오드 접속형 트랜지스터인 것을 특징으로 하는 레벨 시프트 회로
7 7
제6항에 있어서,상기 제1 내지 제4 트랜지스터 및 상기 다이오드 접속형 트랜지스터는 절연기판상에 저온 폴리 실리콘(Low Temperature Poly-Si; LTPS)을 이용한 박막 트랜지스터(Thin Film Transistor)로 형성된 것을 특징으로 하는 레벨 시프트 회로
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 JP04922314 JP 일본 FAMILY
2 JP21527178 JP 일본 FAMILY
3 US07772884 US 미국 FAMILY
4 US20090219074 US 미국 FAMILY
5 WO2007094571 WO 세계지적재산권기구(WIPO) FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 JP2009527178 JP 일본 DOCDBFAMILY
2 JP2009527178 JP 일본 DOCDBFAMILY
3 JP2009527178 JP 일본 DOCDBFAMILY
4 JP4922314 JP 일본 DOCDBFAMILY
5 US2009219074 US 미국 DOCDBFAMILY
6 US7772884 US 미국 DOCDBFAMILY
7 WO2007094571 WO 세계지적재산권기구(WIPO) DOCDBFAMILY
국가 R&D 정보가 없습니다.