맞춤기술찾기

이전대상기술

포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치 및 그 방법

  • 기술번호 : KST2015116115
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 무선 통신 시스템의 송신기에서 전력 증폭기의 선형화를 위한 전치왜곡(PD:PreDistortion) 장치 및 방법에 관한 것으로, 특히 전치왜곡 기능을 갖는 송신기에 필요한 궤환(feedback) 방식을 포락선 검출(envelope detection) 방식으로 단순화하여 전치왜곡 기능을 갖는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치 및 그 방법에 관한 것이다.본 발명은 전력 증폭기의 효율을 극대화하기 위해 전치왜곡 기법 적용을 통해 전력 증폭기를 선형화하는 시스템에서, 전치왜곡 구현에 필요한 궤환 루프의 구현 복잡도를 줄여 구현 비용 및 부피를 최소화하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치 및 그 방법을 제공함에 목적이 있다.
Int. CL H04L 27/10 (2006.01) H04L 25/49 (2006.01) H04L 25/03 (2006.01)
CPC
출원번호/일자 1020120122302 (2012.10.31)
출원인 한국과학기술원
등록번호/일자 10-1389880-0000 (2014.04.22)
공개번호/일자
공고번호/일자 (20140507) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2012.10.31)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이용훈 대한민국 대전 유성구
2 소진현 대한민국 서울 성북구
3 정의림 대한민국 대전 유성구
4 최성호 대한민국 대전광역시 유성구
5 안승혁 대한민국 경기 성남시 분당구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이은철 대한민국 서울특별시 송파구 법원로**길 **, A동 *층 ***호 (문정동, H비지니스파크)(*T국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국과학기술원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2012.10.31 수리 (Accepted) 1-1-2012-0893709-69
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.02.01 수리 (Accepted) 4-1-2013-5019983-17
3 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2013.02.22 수리 (Accepted) 1-1-2013-0160976-85
4 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2013.03.06 수리 (Accepted) 1-1-2013-0197554-87
5 의견제출통지서
Notification of reason for refusal
2013.12.24 발송처리완료 (Completion of Transmission) 9-5-2013-0893137-34
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.01.29 수리 (Accepted) 1-1-2014-0099276-57
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.01.29 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-0099277-03
8 등록결정서
Decision to grant
2014.04.17 발송처리완료 (Completion of Transmission) 9-5-2014-0262931-82
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157968-69
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5157993-01
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.12.24 수리 (Accepted) 4-1-2014-5158129-58
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.24 수리 (Accepted) 4-1-2019-5081392-49
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.05.15 수리 (Accepted) 4-1-2020-5108396-12
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.06.12 수리 (Accepted) 4-1-2020-5131486-63
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
전치왜곡기(110)의 출력을 아날로그화하고, 상기 아날로그화된 신호를 통과 대역으로 주파수 변조하며, 상기 주파수 변조된 신호를 전력 증폭기(140)를 통해 증폭하는 디지털 전치왜곡부(100); 및상기 디지털 전치왜곡부(100)의 전력 증폭기(140) 입,출력의 차 및 상기 전력 증폭기(140)의 출력을 각각 기저대역신호로 변환하고, 상기 각각의 기저대역신호를 디지털 신호로 변환한 후, 상기 전력 증폭기(140)의 비선형 왜곡특성 출력을 추정하여 보상하기 위한 전치왜곡 계수를 산출하는 포락선 검출궤환부(200); 를 포함하며,상기 포락선 검출궤환부(200)는 상기 디지털 전치왜곡부(100)를 통해 입력되는 N개의 입력신호에 대한 궤환 루프 신호를 이용하여, 전력 증폭기 입력신호의 크기에 따라 소정 개의 그룹으로 나누어 각 그룹별로 전력 증폭기의 출력신호(a1(n),a2(n))를 구하는 출력신호 산출수단(2311);상기 출력신호 산출수단(2311)을 통해 산출된 전력 증폭기의 출력신호를 변환 함수[수학식 5]에 적용한 결과(c1(n)=Tran[a1(n)], c2(n)=Tran[a2(n)])를 출력하는 변환 수단(2312);상기 각 그룹별로 상기 변환수단(2312)의 출력(c1(n),c2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 설정수단(2313); 및상기 설정수단의 레퍼런스 값을 이용하여 전력 증폭기 출력을 추정하는 추정수단(2314);를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
2 2
제 1 항에 있어서,상기 디지털 전치왜곡부(100)는,다중접속 변조된 입력신호를 최초 입력시 바이패스하고, 이후의 입력시 전치왜곡 계수를 이용하여 전치왜곡하는 전치 왜곡기(110);상기 전치왜곡기(110)의 출력을 아날로그화하는 디지털 아날로그 컨버터(120);상기 디지털 아날로그 컨버터(120)를 통해 아날로그화된 신호를 통과 대역으로 주파수 변조하는 모듈레이션(130); 및상기 모듈레이션(130)을 통해 상기 통과 대역으로 변조된 신호를 증폭하는 전력 증폭기(140);를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
3 3
제 1 항에 있어서,상기 포락선 검출궤환부(200)는,상기 전력 증폭기(140) 입,출력의 차 및 상기 전력 증폭기(140)의 출력을 각각 기저대역 신호로 변환하는 포락선 검출기(210);상기 포락선 검출기(210)의 출력인 상기 각 기저대역 신호를 디지털 신호로 변환하는 아날로그 디지털 컨버터(220); 및상기 아날로그 디지털 컨버터(220)의 디지털 변환신호를 입력받아 상기 전력 증폭기(140)의 비선형 왜곡특성 출력을 추정하고, 상기 비선형 왜곡특성 출력을 보상하기 위한 전치왜곡 계수를 산출하는 전치왜곡 추정기(230);를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
4 4
제 1 항에 있어서,상기 포락선 검출궤환부(200)는,상기 전력 증폭기(140) 입,출력의 차 및 상기 전력 증폭기(140)의 출력을 각각 기저대역 신호로 변환된 후, 디지털 신호로 변환된 궤환 루프 신호를 입력받아 상기 전력 증폭기(140)의 비선형 왜곡특성 출력을 추정하는 출력 추정모듈(231); 및상기 출력 추정모듈(231)에서 추정한 전력 증폭기(140)의 비선형 왜곡특성 출력을 보상하기 위한 전치왜곡 계수를 산출하는 파라미터 추정모듈(232);을 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
5 5
삭제
6 6
제 1 항에 있어서,상기 포락선 검출궤환부(200)는,상기 디지털 전치왜곡부(100)를 통해 입력되는 N개의 입력신호에 대한 궤환 루프 신호를 이용하여, 전력 증폭기 현재 입력신호(i번째 입력신호)의 크기와 이전 입력신호(j번째 입력신호)의 크기에 따라 소정 개의 그룹으로 나누어 각 그룹별로 전력 증폭기의 출력신호(a1(n),a2(n))를 구하는 제2 출력신호 산출수단(2315);상기 제2 출력신호 산출수단(2315)을 통해 산출된 전력 증폭기의 출력신호를 변환 함수[수학식 10]에 적용한 결과(c1(n)=Tran1[a1(n)], c2(n)=Tran1[a2(n)])를 출력하는 제1 변환 수단(2316);상기 각 그룹별로 상기 제1 변환수단(2316)의 출력(c1(n),c2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 제1 설정수단(2317); 상기 제2 설정수단의 레퍼런스 값을 이용하여 각 그룹에 대해 두 번째 변환함수[수학식 13]를 적용한 결과 t1(n)=Tran2[a1(n)], t2(n)=Tran2[a2(n)]을 출력하는 제2 변환 수단(2318);상기 각 그룹별로 상기 제2 변환수단(2318)의 출력(t1(n),t2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 제2 설정수단(2319); 및상기 제2 설정수단(2319)의 레퍼런스 값을 이용하여 전력 증폭기 출력을 추정하는 제2 추정수단(2320);를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
7 7
제 1 항에 있어서,상기 포락선 검출궤환부(200)는,상기 전력 증폭기(140)의 비선형 왜곡특성 출력을 추정한 추정값 을 이용하여 역함수를 추정하는 역함수 추정수단(2321);상기 역함수 추정수단(2321)을 통해 추정된 전력 증폭기 역함수의 계수를 갱신하기 위한 비용 함수를 설정하는 비용함수 설정수단(2322); 및상기 비용함수 설정수단(2322)의 비용함수를 수렴 후 해당 계수가 전치왜곡기에 적용하도록 하는 비용함수 수렴수단(2323);을 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 장치
8 8
(a) 디지털 전치왜곡부(100)가 전치왜곡기(110)의 출력을 아날로그화하고, 상기 아날로그화된 신호를 통과 대역으로 주파수 변조하며, 상기 주파수 변조된 신호를 전력 증폭기(140)를 통해 증폭하는 단계;(b) 포락선 검출궤환부(200)가 상기 디지털 전치왜곡부(100)의 전력 증폭기(140) 입,출력의 차 및 상기 전력 증폭기(140)의 출력신호를 입력받는 단계;(c) 상기 포락선 검출궤환부(200)가 상기 전력 증폭기(140) 입,출력의 차 및 상기 전력 증폭기(140)의 출력신호를 각각 기저대역신호로 변환하는 단계;(d) 상기 포락선 검출궤환부(200)가 상기 각각의 기저대역신호를 디지털 신호로 변환한 후, 상기 전력 증폭기(140)의 출력특성을 추정하는 단계; 및(e) 상기 포락선 검출궤환부(200)가 상기 제(d)단계를 통해 추정한 전력 증폭기의 출력특성을 보상하기 위한 전치왜곡 계수를 산출하는 단계; 를 포함하며,상기 제 (d) 단계는 (d-1) 상기 포락선 검출궤환부(200)가 상기 디지털 전치왜곡부(100)를 통해 입력되는 N개의 입력신호에 대한 궤환 루프 신호를 이용하여, 전력 증폭기 입력신호의 크기에 따라 소정 개의 그룹으로 나누는 단계;(d-2) 상기 포락선 검출궤환부(200)가 상기 각 그룹별로 전력 증폭기의 출력신호(a1(n),a2(n))를 구하는 단계;(d-3) 상기 포락선 검출궤환부(200)가 상기 제(d-2)단계를 통해 산출된 전력 증폭기의 출력신호를 변환 함수[수학식 5]에 적용한 결과(c1(n)=Tran[a1(n)], c2(n)=Tran[a2(n)])를 출력하는 단계;(d-4) 상기 포락선 검출궤환부(200)가 상기 각 그룹별로 상기 제(d-3)단계의 출력(c1(n),c2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 단계; 및(d-5) 상기 포락선 검출궤환부(200)가 상기 레퍼런스 값을 이용하여 전력 증폭기 출력을 추정하는 단계;를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 방법
9 9
삭제
10 10
제 8 항에 있어서,상기 제 (d) 단계는,상기 전력 증폭기가 메모리 효과가 있는 경우,(d-1') 상기 포락선 검출궤환부(200)가 상기 디지털 전치왜곡부(100)를 통해 입력되는 N개의 입력신호에 대한 궤환 루프 신호를 이용하여, 전력 증폭기 현재 입력신호(i번째 입력신호)의 크기와 이전 입력신호(j번째 입력신호)의 크기에 따라 소정 개의 그룹으로 나누어 각 그룹별로 전력 증폭기의 출력신호(a1(n),a2(n))를 구하는 단계;(d-2') 상기 포락선 검출궤환부(200)가 상기 제(d-1')단계를 통해 산출된 전력 증폭기의 출력신호를 변환 함수[수학식 10]에 적용한 결과(c1(n)=Tran1[a1(n)], c2(n)=Tran1[a2(n)])를 출력하는 단계;(d-3') 상기 포락선 검출궤환부(200)가 상기 각 그룹별로 상기 제(d-2')단계의 출력(c1(n),c2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 단계;(d-4') 상기 포락선 검출궤환부(200)가 상기 제(d-3')단계의 레퍼런스 값을 이용하여 각 그룹에 대해 두 번째 변환함수[수학식 13]를 적용한 결과 t1(n)=Tran2[a1(n)], t2(n)=Tran2[a2(n)]를 출력하는 단계;(d-5') 상기 포락선 검출궤환부(200)가 상기 각 그룹별로 상기 제(d-4')단계의 출력(t1(n),t2(n))을 합산한 평균값을 상기 각 그룹의 레퍼런스(reference)값으로 설정하는 단계; 및(d-6') 상기 포락선 검출궤환부(200)가 상기 제(d-5')단계의 레퍼런스 값을 이용하여 전력 증폭기 출력을 추정하는 단계;를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 방법
11 11
제 8 항에 있어서,상기 제 (e) 단계는,(e-1) 상기 포락선 검출궤환부(200)가 상기 전력 증폭기(140)의 출력특성을 추정한 추정값 을 이용하여 역함수를 추정하는 단계;(e-2) 상기 포락선 검출궤환부(200)가 상기 제(e-1)단계를 통해 추정된 전력 증폭기 역함수의 계수를 갱신하기 위한 비용 함수를 설정하는 단계; 및(e-3) 상기 포락선 검출궤환부(200)가 상기 비용함수를 수렴 후 해당 계수가 전치왜곡기에 적용하도록 하는 단계;를 포함하는 것을 특징으로 하는 포락선 검출 궤환 방식의 저비용 디지털 전치왜곡 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US09148093 US 미국 FAMILY
2 US20140118066 US 미국 FAMILY
3 WO2014069710 WO 세계지적재산권기구(WIPO) FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2014118066 US 미국 DOCDBFAMILY
2 US9148093 US 미국 DOCDBFAMILY
3 WO2014069710 WO 세계지적재산권기구(WIPO) DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 방송통신위원회 (주)케이엠더블유 방송통신 기술개발사업 4G 네트워크에 적용 가능한 안테나 일체형 초소형 기지국 핵심 기술 개발