맞춤기술찾기

이전대상기술

주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치

  • 기술번호 : KST2015131144
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 주파수 전압 변환기 기반의 클럭 생성 장치 및 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치가 개시된다.본 발명은 입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러, 상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부, 상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터, 상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부 및 상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함한다.본 발명에 의하면, 주파수 전압 변환기(FVC)를 이용하여 입력 클럭 신호보다 고속의 클럭 신호를 생성함으로써, 안정성과 설계의 용이성뿐만 아니라 지터 성능을 향상시킬 수 있으며, 고속의 클럭을 요구하는 고성능 디지털 시스템에의 응용성을 증가킬 수 있다.
Int. CL H03L 7/08 (2006.01)
CPC H03L 7/189(2013.01) H03L 7/189(2013.01) H03L 7/189(2013.01) H03L 7/189(2013.01) H03L 7/189(2013.01)
출원번호/일자 1020060066687 (2006.07.18)
출원인 고려대학교 산학협력단
등록번호/일자 10-0769690-0000 (2007.10.17)
공개번호/일자
공고번호/일자 (20071023) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.07.18)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김길수 대한민국 서울 강서구
2 김수원 대한민국 서울 성북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 현종철 대한민국 서울특별시 중구 다산로 **, *층 특허법인충현 (신당동, 두지빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.07.18 수리 (Accepted) 1-1-2006-0506852-17
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2007.03.22 수리 (Accepted) 4-1-2007-5043540-16
3 선행기술조사의뢰서
Request for Prior Art Search
2007.07.05 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2007.08.14 수리 (Accepted) 9-1-2007-0048896-82
5 등록결정서
Decision to grant
2007.09.27 발송처리완료 (Completion of Transmission) 9-5-2007-0521373-26
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.05 수리 (Accepted) 4-1-2008-5034712-96
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.06.09 수리 (Accepted) 4-1-2009-5111177-32
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.08.12 수리 (Accepted) 4-1-2010-5149278-93
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018243-16
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.04.22 수리 (Accepted) 4-1-2014-5049934-62
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.10 수리 (Accepted) 4-1-2019-5210941-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부; 및상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치
2 2
제 1 항에 있어서,상기 위상 검출부는상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 느린 경우 업 신호를 출력하고, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 빠른 경우 다운 신호를 출력하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치
3 3
제 1 항에 있어서,상기 전압 제어 지연부는단위 지연 시간이 상기 전압 제어 링 발진부의 단위 지연 시간과 동일한 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치
4 4
제 1 항에 있어서,상기 전압 제어 지연부는복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터를 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치
5 5
제 1 항에 있어서,상기 링 발진부는복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터로 구성된 매치드 딜레이 셀을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치
6 6
제 1 항에 있어서,상기 샘플러는상기 입력 클럭 신호를 입력받는 인버터;상기 인버터의 출력을 통과시키는 버퍼; 및상기 전압 제어 지연부의 각 딜레이 스테이지의 출력 및 상기 버퍼의 출력을 이용하여 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 디타입 플립 플롭을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치
7 7
입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;상기 디지털 정보에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 딜레이 제어부; 및상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치
8 8
입력되는 전압 신호에 따라 입력 클럭 신호를 딜레이시키는 전압 제어 지연부;상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 샘플러;상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상의 선후에 따라 업 신호 또는 다운 신호를 출력하는 위상 검출부;상기 업 신호 또는 상기 다운 신호를 위상 오차에 관한 디지털 정보로 변환하는 카운터;상기 디지털 정보를 아날로그 신호인 전압 신호로 변환하고, 상기 전압 신호에 따라 상기 전압 제어 지연부의 딜레이 정도를 제어하는 디지털 아날로그 변환부;상기 전압 신호에 의해 제어되는 소정 개수의 딜레이 셀을 구비하고, 상기 딜레이 셀을 이용하여 상기 입력 클럭 신호보다 고속인 출력 클럭 신호를 생성하는 전압 제어 링 발진부; 및입력되는 데이터를 상기 출력 클럭 신호에 따라 출력하는 인터페이스 제어부를 포함하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
9 9
제 8 항에 있어서,상기 위상 검출부는상기 위상 정보를 이용하여, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 느린 경우 업 신호를 출력하고, 상기 딜레이된 클럭 신호가 상기 입력 클럭 신호보다 위상이 빠른 경우 다운 신호를 출력하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
10 10
제 8 항에 있어서,상기 전압 제어 지연부는단위 지연 시간이 상기 전압 제어 링 발진부의 단위 지연 시간과 동일한 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
11 11
제 8 항에 있어서,상기 링 발진부는복수개의 딜레이 스테이지를 구비하고, 하나의 딜레이 스테이지가 인버터 및 인가되는 전압에 따라 딜레이 정도를 조절 가능한 전압 제어 인버터로 구성된 매치드 딜레이 셀을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
12 12
제 8 항에 있어서,상기 샘플러는상기 입력 클럭 신호를 입력받는 인버터;상기 인버터의 출력을 통과시키는 버퍼; 및상기 전압 제어 지연부의 각 딜레이 스테이지의 출력 및 상기 버퍼의 출력을 이용하여 상기 딜레이된 클럭 신호와 상기 입력 클럭 신호 사이의 위상 정보를 출력하는 디타입 플립 플롭을 포함하는 것을 특징으로 하는 주파수 전압 변환기 기반의 클럭 생성 장치를 이용한 인터페이스 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.