맞춤기술찾기

이전대상기술

프로그래머블 클럭 발생기 및 프로그래머블 클럭 발생기를이용하는 파이프라인 변환기

  • 기술번호 : KST2015131151
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 프로그래머블 클럭 발생기 및 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기가 개시된다.본 발명은 입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 반전시키는 구간을 가변시키는 제1 프로그래머블 반전부, 상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부, 상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 입력단 신호를 반전시키는 구간을 가변시키는 제2 프로그래머블 반전부, 셋 입력이 상기 기준 클럭에 연결되고, 리셋 입력이 상기 제1 프로그래머블 반전부의 출력에 연결된 제1 래치 회로 및 셋 입력이 상기 인버터부에 연결되고, 리셋 입력이 상기 제2 프로그래머블 반전부의 출력에 연결된 제2 래치 회로를 포함한다.본 발명에 의하면, 파이프 라인 ADC 회로의 선형성을 유지하면서, 고 해상도 ADC를 구현할 수 있게 하면서도 전력 소모를 낮출 수 있고, 전력 소모에 따라 제어 전압을 변경시켜 최적의 듀티비를 갖는 클럭 신호를 사용함으로써, 전력 소모를 최소화할 수 있는 효과가 있다.
Int. CL H03M 1/12 (2006.01) H03K 3/02 (2006.01)
CPC H03M 1/14(2013.01) H03M 1/14(2013.01) H03M 1/14(2013.01) H03M 1/14(2013.01) H03M 1/14(2013.01)
출원번호/일자 1020060044183 (2006.05.17)
출원인 고려대학교 산학협력단
등록번호/일자 10-0791626-0000 (2007.12.27)
공개번호/일자 10-2007-0111163 (2007.11.21) 문서열기
공고번호/일자 (20080104) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.05.17)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최원호 대한민국 서울 양천구
2 김수원 대한민국 서울 성북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 현종철 대한민국 서울특별시 중구 다산로 **, *층 특허법인충현 (신당동, 두지빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.05.17 수리 (Accepted) 1-1-2006-0343562-47
2 선행기술조사의뢰서
Request for Prior Art Search
2007.01.09 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2007.02.09 수리 (Accepted) 9-1-2007-0008188-48
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2007.03.22 수리 (Accepted) 4-1-2007-5043540-16
5 의견제출통지서
Notification of reason for refusal
2007.03.30 발송처리완료 (Completion of Transmission) 9-5-2007-0173230-98
6 지정기간연장신청서
Request for Extension of Designated Period
2007.05.30 수리 (Accepted) 1-1-2007-0398816-51
7 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2007.07.02 수리 (Accepted) 1-1-2007-0483855-04
8 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2007.07.30 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0556507-10
9 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2007.07.30 수리 (Accepted) 1-1-2007-0556509-12
10 등록결정서
Decision to grant
2007.11.29 발송처리완료 (Completion of Transmission) 9-5-2007-0646748-97
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.05 수리 (Accepted) 4-1-2008-5034712-96
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.06.09 수리 (Accepted) 4-1-2009-5111177-32
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.08.12 수리 (Accepted) 4-1-2010-5149278-93
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018243-16
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.04.22 수리 (Accepted) 4-1-2014-5049934-62
16 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.10 수리 (Accepted) 4-1-2019-5210941-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 반전시키는 구간을 가변시키는 제1 프로그래머블 반전부;상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부;상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 입력단 신호를 반전시키는 구간을 가변시키는 제2 프로그래머블 반전부;셋 입력이 상기 기준 클럭에 연결되고, 리셋 입력이 상기 제1 프로그래머블 반전부의 출력에 연결된 제1 래치 회로; 및셋 입력이 상기 인버터부에 연결되고, 리셋 입력이 상기 제2 프로그래머블 반전부의 출력에 연결된 제2 래치 회로를 포함하고,상기 제1 프로그래머블 반전부 및 상기 제2 프로그래머블 반전부는입력되는 신호를 반전시킨 전류가 그라운드로 흐르는 양을 소정의 제어 전압에 따라 가변시키는 가변 인버터 회로 및 입력되는 신호를 반전시키는 인버터 회로가 교대로 배치되는 것을 특징으로 하는 프로그래머블 클럭 발생기
2 2
삭제
3 3
입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 딜레이시키는 구간을 가변시키는 제1 프로그래머블 딜레이부;상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부;상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 딜레이시키는 구간을 가변시키는 제2 프로그래머블 딜레이부;셋 입력이 상기 기준 클럭에 연결되고, 리셋 입력이 상기 제1 프로그래머블 딜레이부의 출력에 연결된 제3 래치 회로; 및셋 입력이 상기 인버터부에 연결되고, 리셋 입력이 상기 제2 프로그래머블 딜레이부의 출력에 연결된 제4 래치 회로를 포함하고,상기 제1 프로그래머블 딜레이부 및 상기 제2 프로그래머블 딜레이부는입력되는 신호를 반전시키는 인버터 회로가 복수로 배치되고, 입력되는 신호를 반전시킨 전류가 그라운드로 흐르는 양을 소정의 제어 전압에 따라 가변시키는 가변 인버터 회로가 연속하여 배치되는 것을 특징으로 하는 프로그래머블 클럭 발생기
4 4
삭제
5 5
소정의 정수 M 이하의 임의의 정수 N 에 대하여,아날로그 신호를 대응하는 M 비트의 비트값으로 변환시키는 M 스테이지의 파이프 라인 아날로그 디지털 변환부;입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 반전시키는 구간을 가변시키는 제1 프로그래머블 반전부;상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부;상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 입력단 신호를 반전시키는 구간을 가변시키는 제2 프로그래머블 반전부;셋 입력이 상기 기준 클럭에 연결되고 리셋 입력이 상기 제1 프로그래머블 반전부의 출력에 연결되어, 출력신호를 상기 파이프 라인 아날로그 디지털 변환부의 N-1 번째 스테이지 클럭 입력에 인가하는 제1 래치 회로;셋 입력이 상기 인버터부에 연결되고 리셋 입력이 상기 제2 프로그래머블 반전부의 출력에 연결되어, 출력신호를 상기 파이프 라인 아날로그 디지털 변환부의 N 번째 스테이지 클럭 입력에 인가하는 제2 래치 회로를 포함하고,상기 제1 프로그래머블 반전부 및 상기 제2 프로그래머블 반전부는입력되는 신호를 반전시킨 전류가 그라운드로 흐르는 양을 소정의 제어 전압에 따라 가변시키는 가변 인버터 회로 및 입력되는 신호를 반전시키는 인버터 회로가 교대로 배치되는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
6 6
삭제
7 7
제 5 항에 있어서,상기 파이프 라인 아날로그 디지털 변환부의 샘플 커패시터에 상기 아날로그 신호가 충전되는 샘플링 구간보다 증폭 구간을 길게 하는 소정의 제어 전압을 상기 제1 프로그래머블 반전부 및 상기 제2 프로그래머블 반전부에 인가하는 제어전압 인가부를 더 포함하는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
8 8
제 5 항에 있어서,상기 파이프 라인 아날로그 디지털 변환부의 소모 전력을 측정하는 전력 측정부; 및상기 측정된 소모 전력의 크기에 따라 상기 소정의 제어 전압의 크기를 조절하는 피드백부를 더 포함하는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
9 9
소정의 정수 M 이하의 임의의 정수 N 에 대하여,아날로그 신호를 대응하는 M 비트의 비트값으로 변환시키는 M 스테이지의 파이프 라인 아날로그 디지털 변환부;입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 딜레이시키는 구간을 가변시키는 제1 프로그래머블 딜레이부;상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부;상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 딜레이시키는 구간을 가변시키는 제2 프로그래머블 딜레이부;셋 입력이 상기 기준 클럭에 연결되고 리셋 입력이 상기 제1 프로그래머블 딜레이부의 출력에 연결되어, 출력신호를 상기 파이프 라인 아날로그 디지털 변환부의 N-1 번째 스테이지 클럭 입력에 인가하는 제3 래치 회로; 및셋 입력이 상기 인버터부에 연결되고 리셋 입력이 상기 제2 프로그래머블 딜레이부의 출력에 연결되어, 출력신호를 상기 파이프 라인 아날로그 디지털 변환부의 N 번째 스테이지 클럭 입력에 인가하는 제4 래치 회로를 포함하고,상기 제1 프로그래머블 딜레이부 및 상기 제2 프로그래머블 딜레이부는입력되는 신호를 반전시키는 인버터 회로가 복수로 배치되고, 입력되는 신호를 반전시킨 전류가 그라운드로 흐르는 양을 소정의 제어 전압에 따라 가변시키는 가변 인버터 회로가 연속하여 배치되는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
10 10
삭제
11 11
제 9 항에 있어서,상기 파이프 라인 아날로그 디지털 변환부의 샘플 커패시터에 상기 아날로그 신호가 충전되는 샘플링 구간보다 증폭 구간을 길게 하는 소정의 제어 전압을 상기 제1 프로그래머블 딜레이부 및 상기 제2 프로그래머블 딜레이부에 인가하는 제어전압 인가부를 더 포함하는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
12 12
제 9 항에 있어서,상기 파이프 라인 아날로그 디지털 변환부의 소모 전력을 측정하는 전력 측정부; 및상기 측정된 소모 전력의 크기에 따라 상기 소정의 제어 전압의 크기를 조절하는 피드백부를 더 포함하는 것을 특징으로 하는 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.