맞춤기술찾기

이전대상기술

듀티 사이클 저항을 포함하는 증폭 장치, 적분 장치 및 변조 장치

  • 기술번호 : KST2022004438
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 듀티 사이클 저항을 포함하는 증폭 장치, 적분 장치 및 변조 장치가 제시된다. 일 실시예에 따른 증폭 장치는, 반전 단자 및 리셋 전압에 연결되는 비반전 단자를 포함하는 증폭기, 입력 전압이 인가되고 반전 단자에 연결되는 제1 캐패시터, 반전 단자 및 증폭기의 출력 단자에 연결되는 제2 캐패시터 및 제2 캐패시터에 병렬로 연결되는 듀티 사이클 저항을 포함하고, 듀티 사이클 저항은 제1 저항을 포함하고, 한 주기에 포함된 제1 시간 및 제2 시간 중에서, 제1 시간 동안 제1 저항과 반전 단자를 단락하고 제1 저항과 리셋 전압을 개방하고, 제2 시간 동안 제1 저항과 반전 단자를 개방하고 제1 저항과 리셋 전압을 단락한다.
Int. CL H03F 3/00 (2006.01.01) G06G 7/186 (2006.01.01) H03C 1/12 (2006.01.01)
CPC H03F 3/005(2013.01) G06G 7/186(2013.01) H03C 1/12(2013.01)
출원번호/일자 1020200134601 (2020.10.16)
출원인 삼성전자주식회사, 한국과학기술원
등록번호/일자
공개번호/일자 10-2022-0050658 (2022.04.25) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 15

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 삼성전자주식회사 대한민국 경기도 수원시 영통구
2 한국과학기술원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이원석 대한민국 경기도 수원시 영통구
2 로자다, 켄트 에드리안 대전광역시 유성구
3 류승탁 대전광역시 유성구
4 김상준 대한민국 경기도 화성

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 무한 대한민국 서울특별시 강남구 언주로 ***, *층(역삼동,화물재단빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.10.16 수리 (Accepted) 1-1-2020-1098100-94
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
반전 단자 및 리셋 전압에 연결되는 비반전 단자를 포함하는 증폭기;입력 전압이 인가되고 상기 반전 단자에 연결되는 제1 캐패시터;상기 반전 단자 및 상기 증폭기의 출력 단자에 연결되는 제2 캐패시터; 및상기 제2 캐패시터에 병렬로 연결되는 듀티 사이클 저항을 포함하고,상기 듀티 사이클 저항은 제1 저항을 포함하고, 한 주기에 포함된 제1 시간 및 제2 시간 중에서, 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제1 저항과 상기 리셋 전압을 개방하고, 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고 상기 제1 저항과 상기 리셋 전압을 단락하는,증폭 장치
2 2
제1항에 있어서,상기 듀티 사이클 저항은 제1 스위치 및 제2 스위치를 포함하고, 상기 제1 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제2 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,증폭 장치
3 3
제1항에 있어서,상기 듀티 사이클 저항은 제3 스위치를 포함하고,상기 제3 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,증폭 장치
4 4
제1항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제4 스위치, 제5 스위치 및 제6 스위치를 포함하고,상기 제4 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제5 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제6 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,증폭 장치
5 5
제1항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제7 스위치 및 제8 스위치를 포함하고,상기 제7 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제8 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,증폭 장치
6 6
반전 단자 및 리셋 전압에 연결되는 비반전 단자를 포함하는 증폭기;입력 전압이 인가되고 상기 반전 단자에 연결되는 듀티 사이클 저항; 및상기 반전 단자 및 상기 증폭기의 출력 단자에 연결되는 제1 캐패시터를 포함하고,상기 듀티 사이클 저항은 제1 저항을 포함하고, 한 주기에 포함된 제1 시간 및 제2 시간 중에서, 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제1 저항과 상기 리셋 전압을 개방하고, 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고 상기 제1 저항과 상기 리셋 전압을 단락하는,적분 장치
7 7
제6항에 있어서,상기 듀티 사이클 저항은 제1 스위치 및 제2 스위치를 포함하고, 상기 제1 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제2 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,적분 장치
8 8
제6항에 있어서,상기 듀티 사이클 저항은 제3 스위치를 포함하고,상기 제3 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,적분 장치
9 9
제6항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제4 스위치, 제5 스위치 및 제6 스위치를 포함하고,상기 제4 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제5 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제6 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,적분 장치
10 10
제6항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제7 스위치 및 제8 스위치를 포함하고,상기 제7 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제8 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,적분 장치
11 11
입력 전압이 인가되는 차감 회로;상기 차감 회로와 연결되는 증폭 회로;상기 증폭 회로와 연결되는 적분 회로; 및상기 적분회로와 연결되고 출력 단자를 통해 출력 신호를 출력하는 양자화 회로를 포함하고,상기 증폭 회로는,반전 단자 및 리셋 전압에 연결되는 비반전 단자를 포함하는 증폭기;상기 입력 전압이 인가되고 상기 반전 단자에 연결되는 제1 캐패시터;상기 반전 단자 및 상기 증폭기의 출력 단자에 연결되는 제2 캐패시터; 및상기 제2 캐패시터에 병렬로 연결되는 듀티 사이클 저항을 포함하고,상기 듀티 사이클 저항은 제1 저항을 포함하고, 한 주기에 포함된 제1 시간 및 제2 시간 중에서, 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제1 저항과 상기 리셋 전압을 개방하고, 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고 상기 제1 저항과 상기 리셋 전압을 단락하고,상기 차감 회로는,상기 제1 캐패시터 및 상기 출력 단자와 상기 반전 단자를 연결하는 피드백 캐패시티브 디지털 아날로그 컨버터(Feedback Capacitive Digital Analogue Converter, FB CDAC)를 포함하는,변조 장치
12 12
제11항에 있어서,상기 듀티 사이클 저항은 제1 스위치 및 제2 스위치를 포함하고, 상기 제1 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제2 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,변조 장치
13 13
제11항에 있어서,상기 듀티 사이클 저항은 제3 스위치를 포함하고,상기 제3 스위치는 상기 제1 시간 동안 상기 제1 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제1 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제1 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제1 저항과 상기 리셋 전압을 단락하는,변조 장치
14 14
제11항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제4 스위치, 제5 스위치 및 제6 스위치를 포함하고,상기 제4 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제5 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제6 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,변조 장치
15 15
제11항에 있어서,상기 제1 저항은 제2 저항 및 제3 저항으로 구성되고,상기 듀티 사이클 저항은 제7 스위치 및 제8 스위치를 포함하고,상기 제7 스위치는 상기 제1 시간 동안 상기 제2 저항과 상기 반전 단자를 단락하고 상기 제2 시간 동안 상기 제2 저항과 상기 반전 단자를 개방하고, 상기 제1 시간 동안 상기 제2 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제2 저항과 상기 리셋 전압을 단락하고,상기 제8 스위치는 상기 제1 시간 동안 상기 제3 저항과 상기 리셋 전압을 개방하고 상기 제2 시간 동안 상기 제3 저항과 상기 리셋 전압을 단락하는,변조 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.